发明名称 一种用于低电压差分信号接收的接口电路
摘要 本发明公开了一种用于低电压差分信号接收的接口电路,该电路包括前级差分放大器对(101)、信号选择电路(102)和双端转单端及电平转换电路(103),其中,前级差分放大器对(101)的两个输入端子VINP、VINN接收输入整个电路的低电压差分信号LVDS;前级差分放大器对(101)的输出信号VN1、VN2、VP1、VP2进入信号选择电路(102);信号选择电路(102)的输出(CMP、CMN)进入双端转单端及电平转换电路(103);双端转单端及电平转换电路(103)输出VOUT信号。利用本发明,解决了LVDS输入信号的共模电压可能存在宽范围浮动时差分放大器的响应问题,以及LVDS输入信号应用于0.13μm以及更小尺寸工艺芯片时的电平转换问题。
申请公布号 CN101674072B 申请公布日期 2011.10.05
申请号 CN200810119799.0 申请日期 2008.09.10
申请人 中国科学院半导体研究所 发明人 丁光新;陈陵都
分类号 H03K19/0175(2006.01)I;H04L25/02(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种用于低电压差分信号接收的接口电路,其特征在于,该电路包括前级差分放大器对(101)、信号选择电路(102)和双端转单端及电平转换电路(103),其中,前级差分放大器对(101)的两个输入端子VINP、VINN接收输入整个电路的低电压差分信号LVDS;前级差分放大器对(101)的输出信号VN1、VN2、VP1、VP2进入信号选择电路(102);信号选择电路(102)的输出(CMP、CMN)进入双端转单端及电平转换电路(103);双端转单端及电平转换电路(103)输出VOUT信号;其中,所述前级差分放大器对(101)由两个独立工作的差分放大器(111,112)构成,PMOS管MP1、MP2,NMOS管MN7、MN8和作为电流源的PMOS管P2组成第一差分放大器(111),VN1、VN2是第一差分放大器(111)的两个输出;NMOS管MN1、MN2、MN3、MN4、MN5、MN6和作为电流源的NMOS管N3组成第二差分放大器(112),VP1、VP2是第二差分放大器(112)的两个输出;MP2管和MN8管构成电流通路PC1,MP1管和MN7管构成电流通路PC2,MN1、MN3与MN5管构成电流通路NC1,MN2、MN4与MN6管构成电流通路NC2;所述信号选择电路(102)由两个电流比较模块(201、202)以及两个用做负载的NMOS管MR1、MR2组成;前级差分放大器对(101)的输出VP1与VN1连接到第一电流比较模块(201),第一电流比较模块(201)对VP1与VN1分别代表的前级差分放大器对(101)中电流通路NC1与PC1中电流的大小进行比较,把两者中最大的输出为CMAX1,CMAX1连接到二极管连接的MR1管漏极,转换为输出电压信号CMN;前级差分放大器对(101)的输出VP2与VN2连接到第二电流比较模块(202),第二电流比较模块(202)对VP2与VN2分别代表的前级差分放大器对(101)中电流通路NC2与PC2中电流的大小进行比较,把两者中最大的输出为CMAX2,CMAX2连接到二极管连接的MR2管漏极,转换为输出电压信号CMP;所述双端转单端及电平转换电路(103)的输入CMP、CMN是一对共模电压浮动范围较小的差分信号,并且其差分值跟随前级差分放大器对(101)的输入端子VINP、VINN上的LVDS差分信号而变化;输出信号VOUT是电压小于等于1.2V的单端低电压CMOS信号。
地址 100083 北京市海淀区清华东路甲35号