发明名称 用于对可重构处理器进行仿真的设备和方法
摘要 提供了一种用于对可重构处理器进行仿真的设备和方法。提供了一种用于估计执行应用程序的处理器的性能的处理器仿真技术。所述处理器仿真技术可用于优化应用程序的执行。包括多个功能单元的可重构处理器的仿真器通过表示在产生操作数的功能单元与消耗所述操作数的功能单元之间的路由路径来对处理器进行建模。可基于关于功能单元之间的路由延迟的信息和根据从调度器接收的模调度的迭代循环的阶段信息来决定每个队列的大小。还提供了一种存储用于路由队列的操作的面向主机的二进制代码的建模代码DB。可通过执行与二进制文件相应的面向主机的二进制代码而不是执行二进制文件来执行所述仿真。
申请公布号 CN102207904A 申请公布日期 2011.10.05
申请号 CN201110089956.X 申请日期 2011.03.31
申请人 三星电子株式会社 发明人 吴泰煜;柳秀晶;金润进;徐雄;曹暎喆;朴日铉
分类号 G06F11/36(2006.01)I 主分类号 G06F11/36(2006.01)I
代理机构 北京铭硕知识产权代理有限公司 11286 代理人 韩明星;王青芝
主权项 一种可重构处理器的仿真器,包括:处理器建模单元,用于产生包括表示在产生操作数的功能单元与消耗所述操作数的功能单元之间的路由路径的队列的处理器模型,其中,处理器模型基于功能单元之间的路由延迟以及根据模调度的迭代循环的阶段信息;和仿真单元,用于基于由处理器建模单元产生的处理器模型来对从编译器接收的二进制文件进行仿真,并输出仿真的结果。
地址 韩国京畿道水原市