发明名称 采用CPLD设计的DDS短波发射机用频率合成源
摘要 本发明是采用CPLD设计的DDS短波发射机用频率合成源,它主要由直接数字合成电路、高速DAC变换电路、跟踪滤波与增益控制电路、控制器及锁相晶振源组成,其中:高速DAC变换电路将直接数字合成电路输出的频率数据变換成正弦频率信号;跟踪滤波电路滤除高速DAC变换电路中的杂散与谐波分量,增益控制电路使直接数字合成电路在频率范围内保持幅度稳定的输出;控制器包括微处理器和微机,微处理器通过其接口电路连接微机,并通过上位机实现频率的设置与工作方式的转换;锁相晶振源产生超高频高稳时钟源信号,作为该频率合成源的时钟信号。本发明具有频率精度及分辨率高,频率信号切换时间短,输出幅度恒定,电路简洁且可靠性高等优点。
申请公布号 CN102201819A 申请公布日期 2011.09.28
申请号 CN201110053106.4 申请日期 2011.03.07
申请人 武汉理工大学 发明人 陈永泰;刘泉;唐静;钟小虎
分类号 H04B1/02(2006.01)I 主分类号 H04B1/02(2006.01)I
代理机构 湖北武汉永嘉专利代理有限公司 42102 代理人 王守仁
主权项 一种DDS短波发射机用频率合成源,其特征是一种采用CPLD设计的DDS短波发射机用频率合成源,该频率合成源主要由直接数字合成电路、高速DAC变换电路、跟踪滤波与增益控制电路、控制器及锁相晶振源组成,其中:高速DAC变换电路将直接数字合成电路输出的频率数据变換成正弦频率信号;跟踪滤波与增益控制电路滤除高速DAC变换电路中的杂散与谐波分量,增益控制电路使频率合成源在频率范围内保持保持幅度稳定的输出;控制器包括微处理器和微机,由微处理器实现频率的设置与工作方式的操作,或者微处理器通过微机接口电路连接微机,并通过上位机实现频率的设置与工作方式的转換;锁相晶振源产生超高频高稳时钟源信号,作为该频率合成源的时钟信号。
地址 430071 湖北省武汉市洪山区珞狮路122号