发明名称 DTMB系统中32QAM及4QAM-NR的LDPC数据块的同步方法
摘要 本发明公开了一种DTMB系统中32QAM及4QAM-NR的LDPC数据块的同步方法。初始化LDPC数据块的同步位置,设第一个数据帧的LDPC数据块的开始位置在数据帧的帧头;接收一帧新数据;检测接收到的一帧数据是否是全零码;如果此帧数据为全零码,则继续接收下一帧数据;如果不为全零码,则进行后续判断;根据LDPC数据块的同步位置,将数据帧拆分为多个LDPC数据块;对LDPC数据块进行LDPC解码运算;对LDPC数据块解码后的数据,进行BCH数据块校验;如果所有BCH数据块校验失败,说明LDPC数据块同步错误,则切换LDPC数据块同步位置,接收下一个数据帧,否则说明LDPC数据块同步正确,LDPC数据块同步判断结束。本发明能够减少由于信号本身恶劣而引起的误判LDPC数据块的同步位置。
申请公布号 CN102201905A 申请公布日期 2011.09.28
申请号 CN201010131120.7 申请日期 2010.03.23
申请人 卓胜微电子(上海)有限公司 发明人 蒋朱成;王晶;汪涛;马伟剑;陈肯
分类号 H04L7/00(2006.01)I;H04L1/00(2006.01)I;H04L27/38(2006.01)I;H04N7/26(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 戴广志
主权项 一种DTMB系统中32QAM及4QAM‑NR的LDPC数据块的同步方法,其特征在于,包括以下步骤:步骤一、初始化LDPC数据块的同步位置,设第一个数据帧的LDPC数据块的开始位置在数据帧的帧头;步骤二、接收一帧新数据;步骤三、检测接收到的一帧数据是否是全零码;如果此帧数据为全零码,则转移至步骤二接收下一帧数据;如果不为全零码,则执行步骤四,进行后续判断;步骤四、根据LDPC数据块的同步位置,将数据帧拆分为多个LDPC数据块;步骤五、对LDPC数据块进行LDPC解码运算;步骤六、对LDPC数据块解码后的数据,进行BCH数据块校验;如果所有BCH数据块校验失败,说明LDPC数据块同步错误,则执行步骤七;否则说明LDPC数据块同步正确,LDPC数据块同步判断结束;步骤七、切换LDPC数据块同步位置,转移至步骤二,接收下一个数据帧。
地址 201203 上海市浦东新区碧波路690号张江微电子港4号楼7楼