发明名称 在积体电路中用以产生恒定逻辑值之方法及装置
摘要
申请公布号 申请公布日期 2011.09.11
申请号 TW097106272 申请日期 2008.02.22
申请人 安华高科技企业IP()有限公司 发明人 罗伯特 哈利 米勒 二世;吉尔伯特 犹;罗伯特J 马汀
分类号 H03K19/00 主分类号 H03K19/00
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 一种在一积体电路中用以产生一恒定逻辑值之装置,其包含:一第一逻辑网路,其包含复数个第一逻辑元件,每一第一逻辑元件包含至少一闸极,该等第一逻辑元件之闸极不直接连接至一电源供应源,该第一逻辑网路不具有连接或提供至其上之逻辑输入讯号,该第一逻辑网路经组态以提供n个输出,该等n个输出提供2n个可能输出组合,其中该等n个输出假定系该等2n个可能输出组合之一子集之一状态;以及一第二逻辑网路,其可操作地连接至该第一逻辑网路以接收来自该第一逻辑网路之该等输出,且其经组态为一解码器而用以在该等n个输出假定系该等2n个可能输出组合之该子集之部分之任何状态时产生至少一恒定逻辑信号。如请求项1之装置,其中该第一逻辑网路进一步包含一组互连逻辑闸极,其经组态用以提供至少一逻辑低信号及至少一逻辑高信号。如请求项2之装置,其中该组互连逻辑闸极包含复数个NAND闸极。如请求项3之装置,其中该复数个NAND闸极经耦合以使得该等NAND闸极之每一者之一输出系供应至该等其他NAND闸极之每一者之一输入。如请求项1之装置,其中该第二逻辑网路进一步包含:一第一逻辑闸极,其经组态用以在该等n个输出之该假定状态包括至少一逻辑低信号时产生一恒定逻辑高信号;以及一第二逻辑闸极,其经组态用以在该等n个输出之该假定状态包括至少一逻辑高信号时产生一恒定逻辑低信号。如请求项5之装置,其中该第二逻辑网路中之该第一逻辑闸极系一NAND闸极。如请求项5之装置,其中该第二逻辑网路中之该第二逻辑闸极系一NOR闸极。一种在一积体电路中用以产生一恒定逻辑值之方法,其包含:产生具有2n个可能输出组合之n个输出,该2n个可能输出组合使用配置于一第一逻辑网路中之复数个第一逻辑元件,每一第一逻辑元件包含至少一闸极,该等第一逻辑元件之闸极不直接连接至一电源供应源,该第一逻辑网路不具有连接或提供至其上之逻辑输入讯号,其中该等n个输出假定系该等2n个可能输出组合之一子集之一状态;以及解码该等n个输出以在该等n个输出假定系该等2n个可能输出组合之该子集之部分之任何状态时产生一恒定逻辑信号。如请求项8之方法,其进一步包含使用一组互连逻辑闸极产生该等n个输出,该组互连逻辑闸极经组态用以提供至少一个逻辑低信号及至少一个逻辑高信号。如请求项9之方法,其进一步包含使用复数个NAND闸极来实施该组互连逻辑闸极。如请求项10之方法,其进一步包含耦合该复数个NAND闸极以使得该等NAND闸极之每一者之一输出系供应至该等其他NAND闸极之每一者之一输入。如请求项8之方法,其中该解码进一步包含:当该等n个输出之该假定状态包括至少一个逻辑低信号时产生一恒定逻辑高信号;以及当该等n个输出之该假定状态包括至少一个逻辑高信号时产生一恒定逻辑低信号。如请求项12之方法,其中使用一NAND闸极来产生该恒定逻辑高信号。如请求项12之方法,其中使用一NOR闸极来产生该恒定逻辑低信号。
地址 新加坡