发明名称 应用于FPGA的通用位元电路及编程方法
摘要 应用于FPGA的通用位元电路及编程方法,涉及芯片技术。本发明的电路包括:设置于编程高电平端和第一开关器件的输入端之间的第一可编程器件,所述第一可编程器件为反熔丝器件或熔丝器件;设置于编程低电平端和第一开关器件的输入端之间的第二可编程器件,所述第二可编程器件为反熔丝器件或熔丝器件;具有第一控制端的第一开关器件,其输出端接地;第一开关器件的输入端连接位元输出端。本发明的反熔丝/熔丝位元电路可以通过直接输出高低电平或输出高低电平控制传输管的开/关从而决定FPGA的电路节点状态,可用于但不限于基于选择器逻辑模块的FPGA和基于查找表逻辑模块的FPGA,具有出色的通用性。
申请公布号 CN102169726A 申请公布日期 2011.08.31
申请号 CN201110112925.1 申请日期 2011.05.03
申请人 电子科技大学 发明人 谢小东;李平;李威;李曼;袁蕊林
分类号 G11C17/16(2006.01)I 主分类号 G11C17/16(2006.01)I
代理机构 成都惠迪专利事务所 51215 代理人 刘勋
主权项 应用于FPGA的通用位元电路,其特征在于,包括:设置于编程高电平端和第一开关器件的输入端之间的第一可编程器件,所述第一可编程器件为反熔丝器件或熔丝器件;设置于编程低电平端和第一开关器件的输入端之间的第二可编程器件,所述第二可编程器件为反熔丝器件或熔丝器件;具有第一控制端的第一开关器件,其输出端接地;第一开关器件的输入端连接位元电路输出端。
地址 610000 四川省成都市高新区(西区)西源大道2006号