发明名称 以数据信号生成内部时钟信号的内部时钟生成电路和方法
摘要 本发明公开了以数据信号生成内部时钟信号的内部时钟生成电路和方法。该内部时钟生成电路包括:转变检测块,其用于检测数据信号中的转变并生成数据转变信息;和内部时钟生成块,其在周期确认模式中在检测数据信号的单位周期时生成并存储周期数字数据。在该内部时钟生成电路中,无需外部时钟信号就可以生成内部时钟信号,使得可以利用简单的结构来实现内部时钟生成电路。另外,不需要额外的锁定时间来锁定额外的时钟信号,使得提高了内部时钟生成电路的操作速度。内部时钟信号取决于数据信号,使得容易地控制数据的设置和保持。
申请公布号 CN102163969A 申请公布日期 2011.08.24
申请号 CN201110028884.8 申请日期 2011.01.26
申请人 (株)提尔爱 发明人 南帐镇;全龙源
分类号 H03L7/06(2006.01)I 主分类号 H03L7/06(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 李辉;张旭东
主权项 一种利用数据信号来生成时钟信号的内部时钟生成电路,该内部时钟生成电路包括:转变检测块,该转变检测块在输入处接收所述数据信号,检测所述数据信号中的转变,并且生成表示所检测到的所述数据信号中的转变的定时的至少一个数据转变信息信号;和内部时钟生成块,该内部时钟生成块从所述转变检测块接收所述数据转变信息信号,该内部时钟生成块在周期确认模式中工作时通过检测所述数据信号的单位周期而生成周期数字数据信号,并且在内部时钟生成模式中工作时响应于所述数据转变信息信号而生成内部时钟信号,其中,在所述数据信号中的转变后经过了等待时间后,所述内部时钟信号在逻辑状态之间转变,并且其中,所述等待时间取决于所述周期数字数据信号。
地址 韩国京畿道