发明名称 数字存储示波器电路
摘要 本发明涉及一种数字存储示波器电路,包括信号调理电路、触发调理电路、自校正信号补偿模块、ADC采集模块、FPGA存储模块、MCU控制模块、LCD显示模块以及为整个数字存储示波器电路提供工作电压的AC/DC开关电源模块,信号调理电路与ADC采集模块相连,ADC采集模块、触发调理电路与FPGA存储模块相连,FPGA存储模块接MCU控制模块,MCU控制模块与LCD显示模块相连,自校正信号补偿模块与FPGA存储模块之间连接有高精度DAC转换模块,自校正信号补偿模块的输出与信号调理电路、触发调理电路的输入相连。本发明性能优良,稳定性和可靠性高,成本低廉,所占PCB板面积小,整个示波器体积小巧且便于携带。
申请公布号 CN101694500B 申请公布日期 2011.08.03
申请号 CN200910308690.6 申请日期 2009.10.23
申请人 青岛汉泰电子有限公司 发明人 陈晓刚
分类号 G01R13/00(2006.01)I;H02M7/08(2006.01)I 主分类号 G01R13/00(2006.01)I
代理机构 代理人
主权项 一种数字存储示波器电路,其特征在于包括信号调理电路(1)、触发调理电路(2)、自校正信号补偿模块(3)、ADC采集模块(4)、FPGA存储模块(5)、MCU控制模块(6)、LCD显示模块(7)以及为整个数字存储示波器电路提供工作电压的AC/DC开关电源模块(8),所述的信号调理电路(1)与所述的ADC采集模块(4)相连,所述的ADC采集模块(4)、所述的触发调理电路(2)与所述的FPGA存储模块(5)相连,所述的FPGA存储模块(5)接所述的MCU控制模块(6),所述的MCU控制模块(6)与所述的LCD显示模块(7)相连,所述的自校正信号补偿模块(3)与所述的FPGA存储模块(5)之间连接有高精度DAC转换模块(9),所述的自校正信号补偿模块(3)的输出与所述的信号调理电路(1)、触发调理电路(2)的输入相连;所述的信号调理电路(1)包括依次相连的单级衰减模块(11)、垂直移位模块(12)和高速宽带VGA放大模块(13),所述的单级衰减模块(11)与示波器的通道输入信号相连,所述的高速宽带VGA放大模块(13)与所述的ADC采集模块(4)相连;所述的触发调理电路(2)包括依次相连的触发选择电路(21)、抑制选择电路(22)、高频抑制电路(23)及触发脉冲整形电路(24),所述的抑制选择电路(22)上连接有视频同步分离电路(25),视频同步分离电路(25)输出同步脉冲信号给所述的FPGA存储模块(5),所述的触发脉冲整形电路(24)上还连接有噪声抑制电路(26),触发脉冲整形电路(24)输出触发脉冲信号给所述的FPGA存储模块(5);所述的AC/DC开关电源模块(8)包括依次相连的共模/差模滤波器(81)、桥式整流器(82)、滤波器(83)、开关变压器(84)、整流滤波电路(85),所述的桥式整流器(82)的输出还与一开关芯片(86)相连,所述的整流滤波电路(85)输出还与一反馈电路(87)的输入相连,反馈电路(87)的输出经光耦与开关芯片(86)相连,开关芯片(86)又与所述的开关变压器(84)的输入端相连;所述的共模/差模滤波器(81)的输出与一市电触发脉冲整形电路(88)的输入端相连,市电触发脉冲整形电路(88)输出市电触发AC脉冲信号。
地址 266101 山东省青岛市崂山区株洲路177号3号楼5层