发明名称 低耗能动态随机存取记忆体以及降低动态随机存取记忆体耗能的方法
摘要
申请公布号 申请公布日期 2011.08.01
申请号 TW096109485 申请日期 2007.03.20
申请人 南亚科技股份有限公司 发明人 甯树梁
分类号 G11C11/4096 主分类号 G11C11/4096
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼;颜锦顺 台北市大安区信义路4段279号3楼
主权项 一种低耗能动态随机存取记忆体,其中包括:复数个单位矩阵;复数个数据接收器,用以接收外部所欲写入该等单位矩阵的数据;以及一数据接收器控制电路,用以在一非省电待命模式下,根据该等单位矩阵之状态,控制该等数据接收器之启动或关闭;其中,在该非省电待命模式下,该数据接收器控制电路在侦测到该等单位矩阵皆维持在一预充状态时,会将上述数据接收器全部关闭。如申请专利范围第1项所述之低耗能动态随机存取记忆体,其中,在该非省电待命模式下,该数据接收器控制电路在侦测到任一上述单位矩阵偏离该预充状态时,会将上述数据接收器全部启动。如申请专利范围第2项所述之低耗能动态随机存取记忆体,其中该等单位矩阵各自输出一状态信号至该数据接收器控制电路,以显示该等单位矩阵各自的状态。如申请专利范围第3项所述之低耗能动态随机存取记忆体,其中上述数据接收器控制电路会产生一控制信号,以控制该等数据接收器之启动或关闭。如申请专利范围第4项所述之低耗能动态随机存取记忆体,其中若上述单位矩阵为该预充状态,则所输出的状态信号为低准位,若上述单位矩阵偏离该预充状态,则所输出的状态信号为高准位。如申请专利范围第5项所述之低耗能动态随机存取记忆体,其中该数据接收器控制电路可由一或逻辑闸实现,该等单位矩阵之状态信号耦接于该或逻辑闸之输入端,该或逻辑闸之输出信号即该控制信号。一种降低动态随机存取记忆体耗能的方法,其中包括:在一动态随机存取记忆体操作于一非省电待命模式时,判断其复数个单位矩阵的状态;若该等单位矩阵全部维持在一预充状态,则令该动态随机存取记忆体的复数个数据接收器皆为关闭;以及若该等单位矩阵中有任一单位矩阵被启动以致于偏离该预充状态,则令上述数据接收器全部为启动。
地址 桃园县龟山乡华亚科技园区复兴三路669号