发明名称 用于检测差分逻辑保护的加密电路中异常的方法、以及实现所述方法的电路
摘要 本发明的主题是一种在由差分逻辑保护的电路中检测异常的方法,所述差分逻辑处理由一对分量(at,af)表示的逻辑变量,第一网络的单元(T)对第一对分量执行逻辑功能,第二网络的对偶单元(F)以互补逻辑对第二分量操作,所述逻辑功能由每对单元(T,F)在将变量置于已知状态的预充电阶段(21)对到所述单元的输入执行,随后是求值阶段(22),其中由所述单元来执行计算,所述方法特征在于,通过在预充电阶段期间或在求值阶段发生的至少一个不一致状态来检测异常。本发明的主题还包括一种差分逻辑保护的电路,包括用于在电路的监控节点处,在预充电阶段或求值阶段期间检测逻辑变量的两个分量一致性的模块。
申请公布号 CN102124470A 申请公布日期 2011.07.13
申请号 CN200980131525.6 申请日期 2009.07.30
申请人 法国电信教育集团-巴黎电信学院 发明人 J-L·当热;S·吉耶;F·弗拉芒
分类号 G06F21/02(2006.01)I;G06F21/00(2006.01)I 主分类号 G06F21/02(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 刘瑜;王英
主权项 一种在由差分逻辑保护的电路中检测异常的方法,所述差分逻辑处理由一对分量(at,af)表示的逻辑变量,第一网络的单元(T)对所述对中的第一分量执行逻辑功能,第二网络的对偶单元(F)以互补逻辑对第二分量操作,所述逻辑功能由每对单元(T,F)在将所述变量置于已知状态的预充电阶段(21)对到所述单元的输入执行,随后是求值阶段(22),其中由所述单元来执行计算,所述方法特征在于,通过在所述预充电阶段期间或在所述求值阶段期间发生的至少一个不一致状态来检测异常。
地址 法国巴黎