发明名称 用于消除晶片外滤波器之高动态范围时变整合式接收器
摘要
申请公布号 申请公布日期 2011.07.11
申请号 TW094102183 申请日期 2005.01.25
申请人 联发科技股份有限公司 发明人 艾丽沙 莫纳;雷 梅根
分类号 H03D7/14;H04B1/30 主分类号 H03D7/14
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼;颜锦顺 台北市大安区信义路4段279号3楼
主权项 一种接收器电路,包含:正交被动混波器,具有输入以及输出;一或多个输出阻抗耦合至该正交被动混波器之输出,其中该正交被动混波器之输入阻抗提供带通回应;低杂讯放大器(LNA),具有输入与输出,该LNA之输出耦合至该正交被动混波器,该LNA组态成于预定输入范围提供实质线性的跨导;以及其中组态该LNA以及该正交被动混波器,使得该正交被动混波器输入阻抗所提供的带通回应出现在该LNA的输出,以实质减低出现在该LAN输入之不需要的讯号之LNA电压增益。如申请专利范围第1项的接收器电路,其中该LNA为共同源极放大器并包含源极退化(degeneration)。如申请专利范围第1项的接收器电路,其中该LNA为差动放大器。如申请专利范围第1项的接收器电路,其中:操作频率对应于无线声音通讯频带中的频道;该LNA输入之线性跨导在频带外讯号存在下减少频带内讯号的劣化;以及该混波器的带通动作减弱频带外讯号以防止频带外讯号劣化在该LNA输出之频带内讯号。如申请专利范围第4项的接收器电路,其中该接收器系选自由低中频率接收器以及直接转换接收器所组成之群族之一或更多者。如申请专利范围第4项的接收器电路,其中:希望的频率对应于GSM频带中的频道;该LNA输入系足够地线性,使得在频带外讯号的存在下不显着地劣化敏感度所需讯号;以及该混波器的带通动作减弱频带外讯号,以防止频带外讯号劣化在该LNA输出之所需的讯号。如申请专利范围第2项的接收器电路,进一步包含:复数个NFET以及PFET;以及其中以实质上差动讯号驱动该等NFET与PFET。如申请专利范围第2项的接收器电路,进一步包含:复数个FET开关;以及其中将两个或更多个FET开关偏压至大约相同电压。如申请专利范围第2项的接收器电路,其中:该正交被动混波器的一或更多个开关之本地振荡器(LO)输入系由缓冲器透过串联共振电感器/电容器(LC)结构而驱动;该LC结构系调谐至该LO的频率;以及于该等开关之峰间摆动系提升至超越该缓冲器的崩溃电压。一种正交混波器,包含:本地振荡器(LO)输入,接收具有频率FLO之讯号;讯号输入,接收具有频率FSIG之讯号;输出阻抗,于|FLO-FSIG|与|FLO+FSIG|频率时为高以及于其他频率时为低;以及混波器,耦合至该输出阻抗、该LO以及该讯号输入,其中当该讯号输入在FSIG时且若FSIG为预定讯号频率时该混波器呈现于讯号输入之阻抗为高,而于其他频率时为低。如申请专利范围第10项的正交混波器,其中低噪声放大器(LNA)负载包含与并联的LC共振器并联之该混波器之输入。如申请专利范围第11项的正交混波器,其中平衡非平衡转换器(balun)提供单端至差动转换以及对该LNA输入之阻抗匹配。一种正交混波器,包含:输入;同相输出;正交输出;本地振荡器(LO),产生一频率并驱动该正交混波器至接近希望的输入讯号频率;两个负载网路,各于接近零频率时呈现低通阻抗回应,以及于该LO频率两倍时呈现高阻抗回应,其中同相输出与正交输出各个连接至该等负载网路之一;以及其中各负载网路与正交混波器的时变特性互动,以在输入提供带通回应。如申请专利范围第13项的正交混波器,其中该同相输出与正交相位输出各包含:混波器,具有一连接至该正交混波器之输入以及两个输出;两个并联LC共振器,各具有该本地振荡器频率两倍的频率,以及各具有第二终端以及连接至该混波器输出之一的第一终端;两个电容器,各具有第一终端与第二终端,其中各电容器的第一终端以及第二终端系连接至各并联LC共振器,其中各电容器变更该混波器带通回应的频宽。一种差动正交混波器,包含:输入;同相差动输出;正交差动输出;本地振荡器(LO),产生一频率并驱动该差动正交混波器至接近希望的输入讯号频率;各差动输出系连接至一个负载网路,其于接近零频率时呈现低通阻抗回应,以及于该LO频率两倍时呈现高阻抗回应;以及各负载网路与该差动正交混波器的时变特性互动,以在输入提供带通回应。如申请专利范围第15项的差动正交混波器,其中各差动输出的负载网路包含:两个并联LC共振器,各具有该本地振荡器频率两倍的共振频率,以及各具有连接至该等差动输出之一的第一终端以及第二终端;电容器,具有第一终端与第二终端,其中各终端系连接至该两个并联LC共振器之一的第二终端之一;以及其中电容器与该差动正交混波器的时变特性互动,以决定该差动正交混波器带通输入阻抗的频宽。如申请专利范围第16项的差动正交混波器,其中出现于电容器终端之讯号提供后续电路用之输出讯号。如申请专利范围第15项的差动正交混波器,进一步包含:复数个NFET以及PFET开关;以及其中以实质上差动的讯号驱动该等NFET与PFET。如申请专利范围第15项的差动正交混波器,进一步包含:二或更多个FET;以及其中将二或更多个FET偏压至大约相同电压。如申请专利范围第15项的差动正交混波器,进一步包含:复数个开关,各具有LO输入,由缓冲器透过串联共振电感器/电容器(LC)结构而驱动;以及其中该LC结构系调谐至该LO的频率,以及于该等开关之峰间摆动系提升至超越该缓冲器的崩溃电压。一种被动混波器,由本地振荡器频率所驱动,该混波器包含:输入;第一未滤波输出;第二未滤波输出;第一滤波输出;第二滤波输出;该第一未滤波输出系经由第一并联共振LC槽(LC tank)连接至该第一滤波输出;该第二未滤波输出系经由第二并联共振LC槽连接至该第二滤波输出;该第一滤波输出系经由电容器连接至该第二滤波输出;各个第一并联共振LC槽与第二并联共振LC槽系经调谐以于该LO频率两倍处提供高阻抗;以及该第一并联共振LC槽、第二并联共振LC槽以及电容器互动以于输入提供带通输入阻抗。
地址 新竹市新竹科学工业园区笃行一路1号