发明名称 具有垂直单元的半导体器件及其制造方法
摘要 一种半导体衬底的制造方法,包括以下步骤:通过在衬底之上形成器件隔离层来限定有源区;形成将有源区划分为第一有源区和第二有源区的第一沟槽;形成填充第一沟槽的一部分的掩埋位线;形成将掩埋位线之上的第一沟槽的上部部分间隙填充的间隙填充层;通过沿着与掩埋位线相交叉的方向刻蚀间隙填充层和器件隔离层来形成第二沟槽;以及形成填充第二沟槽的第一掩埋字线和第二掩埋字线,其中,第一掩埋字线和第二掩埋字线分别围绕第一有源区的侧壁和第二有源区的侧壁成形。
申请公布号 CN102117772A 申请公布日期 2011.07.06
申请号 CN201010237556.4 申请日期 2010.07.27
申请人 海力士半导体有限公司 发明人 朴靖雨
分类号 H01L21/82(2006.01)I;H01L21/762(2006.01)I;H01L21/768(2006.01)I;H01L27/10(2006.01)I 主分类号 H01L21/82(2006.01)I
代理机构 北京弘权知识产权代理事务所(普通合伙) 11363 代理人 郭放;黄启行
主权项 一种半导体衬底的制造方法,包括以下步骤:通过在衬底之上形成器件隔离层来限定有源区;形成第一沟槽,所述第一沟槽将所述有源区划分为第一有源区和第二有源区;形成掩埋位线,所述掩埋位线填充所述第一沟槽的一部分;形成间隙填充层,所述间隙填充层将所述掩埋位线之上的所述第一沟槽的上部部分间隙填充;通过沿着与所述掩埋位线相交叉的方向刻蚀所述间隙填充层和所述器件隔离层来形成第二沟槽;以及形成填充第二沟槽的第一掩埋字线和第二掩埋字线,其中,所述第一掩埋字线和所述第二掩埋字线分别围绕所述第一有源区的侧壁和所述第二有源区的侧壁而被成形。
地址 韩国京畿道