发明名称 基于FPGA的快速沃尔什变换的实现方法
摘要 本发明公开了一种基于FPGA的快速沃尔什变换的实现方法,包括如下步骤:采用双口SRAM作为流水级的中间级,每两个双口SRAM之间是一个运算器,一组流水级结构一共有10组双口SRAM,总共有两组流水级,两组流水级之间采用乒乓缓存结构相互连接。本发明有益的效果:(1)采用本设计实现快速沃尔什变换算法,可以有效的缩短其运算时间;(2)本设计能有效的降低产品成本,缩小产品的设计尺寸。(3)与传统电路设计相比,本设计可以有效减少研发时间。
申请公布号 CN102117264A 申请公布日期 2011.07.06
申请号 CN201010622171.X 申请日期 2010.12.29
申请人 中国船舶重工集团公司第七一五研究所 发明人 陈洪;熊省军;翁奇财;王维;贺亚龙;何菲玲;龚金岭
分类号 G06F17/14(2006.01)I 主分类号 G06F17/14(2006.01)I
代理机构 杭州九洲专利事务所有限公司 33101 代理人 陈继亮
主权项 一种基于FPGA的快速沃尔什变换的实现方法,其特征是:包括如下步骤:采用双口SRAM作为流水级的中间级,每两个双口SRAM之间是一个运算器,一组流水级结构一共有10组双口SRAM,总共有两组流水级,两组流水级之间采用乒乓缓存结构相互连接。
地址 310012 浙江省杭州市西湖区华星路96号