发明名称 摺叠电路及类比至数位转换器
摘要
申请公布号 TWI344764 申请公布日期 2011.07.01
申请号 TW096132749 申请日期 2007.09.03
申请人 新力股份有限公司 发明人 大川刚史;尾野孝一;松浦浩二;山下幸利;丰村纯次;中村章吾;金川典史
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项 一种摺叠电路,具有:基准电压发生电路,发生复数之不同电压做为基准电压;及复数放大电路,将上述复数之基准电压及类比输入电压之差电压转换成差电流并输出;且分别交互连结着上述复数放大电路之输出端,其特征为:上述复数放大电路系由具有叠接输出电晶体之差动放大电路所构成,于上述叠接输出电晶体之两源极间,配设着与控制时脉同步成为导通状态之开关。如申请专利范围第1项所记载之摺叠电路,其中于上述复数放大电路之前段,配设着由差动对输入段、叠接输出电晶体、以及负荷电阻所构成之预放大电路,于上述预放大电路之叠接输出电晶体之两源极间,配设着与控制时脉同步成为导通状态之开关。一种类比至数位转换器,具有生成既定摺叠数之摺叠波形之摺叠电路,其特征为:上述摺叠电路具有:基准电压发生电路,发生复数之不同电压做为基准电压;及复数放大电路,将上述复数之基准电压及类比输入电压之差电压转换成差电流并输出;且分别交互连结着上述复数放大电路之输出端,上述复数放大电路系由具有叠接输出电晶体之差动放大电路所构成,于上述叠接输出电晶体之两源极间,配设着与控制时脉同步成为导通状态之开关。如申请专利范围第3项所记载之类比至数位转换器,其中上述复数放大电路之前段,具有由差动对输入段、叠接输出电晶体、以及负荷电阻所构成之预放大电路,于上述预放大电路之叠接输出电晶体之两源极间,配设着与控制时脉同步成为导通状态之开关。
地址 日本