发明名称 一种模式可动态配置的图像高斯滤波的实现装置
摘要 本实用新型涉及一种模式可动态配置的图像高斯滤波的实现装置,包括:电源管理单元,其电源输出端与装置中各个器件的工作电源端相连;时钟管理单元,其时钟信号输出端与FPGA、视频解码器及视频编码器的时钟输入端相连;复位管理单元,其复位信号输出端与FPGA、视频解码器以视频编码器的复位信号输入端相连;视频解码器,其输出端与FPGA的数据输入端以及行场同步信号输入端相连;视频编码器,输入端与FPGA的数据输出端相连;FLASH存储器,其输出端与FPGA数据输入端相连;本实用新型使用方式灵活减小了开发的难度,缩短了开发周期,使得较大尺寸的高斯滤波得以在工程中有效地实现,增强了高斯滤波在工程中的实用性。
申请公布号 CN201887850U 申请公布日期 2011.06.29
申请号 CN201020642826.5 申请日期 2010.12.04
申请人 中国科学院沈阳自动化研究所 发明人 杨光宇;佟新鑫;栗霄峰;王玉良;宫俊玲
分类号 H04N5/21(2006.01)I;H04N5/213(2006.01)I 主分类号 H04N5/21(2006.01)I
代理机构 沈阳科苑专利商标代理有限公司 21002 代理人 李晓光
主权项 一种模式可动态配置的图像高斯滤波方法的实现装置,其特征在于:以FPGA为核心,完成模式可动态配置的图像高斯滤波,包括:电源管理单元,其电源输出端与装置中各个器件的工作电源端相连;时钟管理单元,其时钟信号输出端与FPGA、视频解码器及视频编码器的时钟输入端相连;复位管理单元,其复位信号输出端与FPGA、视频解码器以视频编码器的复位信号输入端相连;视频解码器,其输出端与FPGA的数据输入端以及行场同步信号输入端相连;视频编码器,输入端与FPGA的数据输出端相连;FLASH存储器,其输出端与FPGA数据输入端相连。
地址 110016 辽宁省沈阳市东陵区南塔街114号