发明名称 | 阵列基板及设置于其上的移位寄存器 | ||
摘要 | 本发明提供一种阵列基板及设置于其上的移位寄存器。该移位寄存器,包括多个与阵列基板的栅线一一对应连接的移位寄存器单元,多个移位寄存器单元分为3组,分别为与第2n+1栅线对应的第2n+1移位寄存器单元的组合,与第2n+3栅线对应的第2n+3移位寄存器单元的组合,以及与第n+2栅线对应的第n+2移位寄存器单元的组合,其中n为0或偶数;其中,每组移位寄存器单元中的相邻的两个移位寄存器单元中,下一移位寄存器单元的信号输出端与上一移位寄存器的复位信号输入端连接,上一移位寄存器的信号输出端与下一移位寄存器的开启电压时序信号输入端连接。本发明通过在阵列基板上设置栅驱动电路,节省了电路板体积,提高了轻薄化程度。 | ||
申请公布号 | CN102110420A | 申请公布日期 | 2011.06.29 |
申请号 | CN200910244002.4 | 申请日期 | 2009.12.24 |
申请人 | 北京京东方光电科技有限公司 | 发明人 | 韩承佑;商广良 |
分类号 | G09G3/36(2006.01)I | 主分类号 | G09G3/36(2006.01)I |
代理机构 | 北京同立钧成知识产权代理有限公司 11205 | 代理人 | 刘芳 |
主权项 | 一种设置于阵列基板上的移位寄存器,包括多个与所述阵列基板的栅线一一对应连接的移位寄存器单元,其特征在于,所述多个移位寄存器单元分为3组,分别为与第2n+1栅线对应的第2n+1移位寄存器单元的组合,与第2n+3栅线对应的第2n+3移位寄存器单元的组合,以及与第n+2栅线对应的第n+2移位寄存器单元的组合,其中n为0或偶数;其中,每组移位寄存器单元中的相邻的两个移位寄存器单元中,下一移位寄存器单元的信号输出端与上一移位寄存器的复位信号输入端连接,上一移位寄存器的信号输出端与下一移位寄存器的开启电压时序信号输入端连接;其中,每组移位寄存器单元分别由两个时钟信号控制,所述两个时钟信号交替地控制相邻的移位寄存器单元;其中,第一移位寄存器单元和所述第三移位寄存器单元分别与第一开启电压时序信号输入端连接;第二移位寄存器单元与第二开启电压时序信号输入端连接。 | ||
地址 | 100176 北京市经济技术开发区西环中路8号 |