发明名称 用于万用数据写入单元的系统和方法
摘要 本发明提供一种用于在一3-D图形管线中的一包括一般高速缓冲存储器的数据写入单元的系统和方法。具体地说,在一个实施例中,一数据写入单元包括一第一存储器、复数个高速缓冲存储器和一数据写入电路。
申请公布号 CN1954356B 申请公布日期 2011.06.22
申请号 CN200580015435.2 申请日期 2005.05.14
申请人 辉达公司 发明人 爱德华·A·哈钦斯;保罗·金;布赖恩·K·安杰尔
分类号 G09G5/36(2006.01)I;G06T1/20(2006.01)I;G06T1/60(2006.01)I 主分类号 G09G5/36(2006.01)I
代理机构 北京市磐华律师事务所 11336 代理人 董巍;顾珊
主权项 一种用于一图形管线中的数据写入单元,所述数据写入单元包含:一第一存储器,其可操作以存储一与一像素相关联的像素包,其中所述像素包包含与所述像素的表面特征有关的数据,且其中所述像素包的第一复数个行在所述第一存储器中和至少一个其他像素包的第二复数个行交错;复数个高速缓冲存储器,其耦合到所述第一存储器以可操作以存储与复数个像素的复数个表面特征相关联的像素信息,其中所述复数个高速缓冲存储器中的至少一个高速缓冲存储器与所述复数个像素的一第一表面特征相关联,且其中所述第一表面特征可操作而改变以使所述至少一个高速缓冲存储器与所述复数个像素的一第二表面特征相关联;和一数据写入电路,其耦合到所述第一存储器和所述复数个高速缓冲存储器,其中所述数据写入电路可在程序控制下操作以获得所述像素包的部分以存储到所述复数个高速缓冲存储器中,其中所述数据写入电路可根据指令的第一部分进一步操作以获得所述像素包的所述部分,且其中所述数据写入电路可根据所述指令的第二部分进一步操作以将所述像素包的所述部分存储到所述复数个高速缓冲存储器中。
地址 美国加利福尼亚州