发明名称 高速收发器
摘要 本发明公开了一种高速收发器,包括时钟和数据恢复电路,该电路包括数据采集和转换检测模块、时钟恢复模块、COMMA检测模块及数据时序调整模块,其中,数据采集和转换检测模块采集输入差分信号且并行将其输入COMMA检测模块和时钟恢复模块;时钟恢复模块接收参考时钟信号及数据采集和转换检测模块输入信号并生成恢复字节时钟信号输入到COMMA检测模块;COMMA检测模块用以检测COMMA;数据时序调整模块接收COMMA检测模块的输入,并执行数据并行化,定义字节边界。本发明优点在于将COMMA检测整合至时钟和数据恢复电路且先于数据串行化,时间延迟减少,晶体管数量少,实用性强。
申请公布号 CN102103563A 申请公布日期 2011.06.22
申请号 CN201010603341.X 申请日期 2010.12.24
申请人 合肥昊特信息科技有限公司 发明人 石进中;徐茂;李涛;傅东
分类号 G06F13/38(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 北京中海智圣知识产权代理有限公司 11282 代理人 曾永珠
主权项 一种高速收发器,包括时钟和数据恢复电路,其特征在于,该电路包括数据采集和转换检测模块、时钟恢复模块、COMMA检测模块以及数据时序调整模块,其中,所述数据采集和转换检测模块用以采集输入差分信号,且并行将其输入COMMA检测模块和时钟恢复模块中;所述时钟恢复模块接收参考时钟信号以及数据采集和转换检测模块输入的信号,并生成恢复字节时钟信号输入到COMMA检测模块;所述COMMA检测模块分别与数据采集和转换检测模块、时钟恢复模块以及数据时序调整模块相连,且接收恢复字节时钟信号以及数据采集和转换检测模块传送的输入差分信号,并通过比较恢复字节时钟信号周期中的多个二进制比特和COMMA模式来检测COMMA;所述数据时序调整模块用以接收COMMA检测模块的输入,并执行数据并行化,定义一个字节边界。
地址 230088 安徽省合肥市高新区黄山路605号民创中心420室