发明名称 ADPLL电路、半导体器件和便携信息设备
摘要 本发明涉及ADPLL电路、半导体器件和便携信息设备。本发明在ADPLL环境或者与ADPLL环境接近的环境之下提供ABS精确度提高手段并且实现ABS处理时间缩短。在ABS电路中的数字频率比较器中预备用于存储在从DPFD输出的DPE信号中的初始相位差的DFF。紧接在开始ABS操作之后,向DFF中记录从DPFD输出的DPE信号作为表达DPFD的内部电路中的初始相位差的信号。此后,数字频率比较器通过使用通过从输入的DPE信号减去DFF中记录的初始相位误差而获得的信号来进行ABS,由此实现高速和稳定的ABS操作。
申请公布号 CN102104379A 申请公布日期 2011.06.22
申请号 CN201010593793.4 申请日期 2010.12.15
申请人 瑞萨电子株式会社 发明人 远藤良;新保二郎;北村智满
分类号 H03L7/10(2006.01)I;H03L7/099(2006.01)I 主分类号 H03L7/10(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华;董典红
主权项 一种ADPLL电路,包括:数控振荡器;数字相位比较器,用于检测在通过将所述数控振荡器的输出的频率分频而获得的分频信号与参考信号之间的相位误差;以及ABS电路,用于进行自动频率选择,其中所述ABS电路中具有数字频率比较器,所述数字频率比较器用于根据所述数字频率比较器的输出来检测所述分频信号与所述参考信号之间相位误差的移位方向,并且其中所述数字频率比较器包括第一D触发器,所述第一D触发器用于在开始启动所述数字相位比较器的ABS操作时存储在所述分频信号与所述参考信号之间的所述相位误差的移位数量。
地址 日本神奈川县