发明名称 半导体集成电路器件的制造方法
摘要 本发明涉及半导体集成电路器件的制作方法。当在保证如无光泽性质和形状平坦度的通常需要的性质的同时通过电解电镀大规模生产相对硬的Au凸块电极时,将自行选择如低液体温度、高电流密度和作为辅助剂的添加Tl(铊)的低浓度的条件的组合。然而在这样的条件下,问题在于难以维持电镀溶液中的Tl浓度并且当Tl浓度减少时因异常沉积而生成Au凸块电极的缺陷外观。常规上仍没有直接监测微小Tl浓度的手段且已经通过定期分析电镀溶液控制Tl浓度。然而这不能防止生成大量缺陷产品。本申请的发明涉及在根据半导体集成电路器件的制造方法使用基于非氰的电镀溶液通过电解Au电镀来形成凸块电极时通过监测向电镀溶液施加的电压来检测电镀溶液中的Tl的添加数量。
申请公布号 CN102097347A 申请公布日期 2011.06.15
申请号 CN201010557063.9 申请日期 2010.11.12
申请人 瑞萨电子株式会社 发明人 金冈卓;米谷统多
分类号 H01L21/60(2006.01)I;H01L23/00(2006.01)I;H01L21/66(2006.01)I;C25D21/14(2006.01)I;C25D3/48(2006.01)I 主分类号 H01L21/60(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华;董典红
主权项 一种半导体集成电路器件的制造方法,包括以下步骤:(a)使用添加有铊的基于非氰的Au电镀溶液,通过电解电镀,在半导体晶片的第一主表面之上形成使用Au作为主要成分的基于Au的凸块电极,其中所述步骤(a)包括以下子步骤:(a1)开始向所述Au电镀溶液中施加第一电镀电流;(a2)在所述子步骤(a1)之后,完成所述第一电镀电流的施加;以及(a3)在所述子步骤(a1)和(a2)期间的任何时段,通过监测向所述Au电镀溶液施加的电压来监测所述Au电镀溶液中的铊添加数量。
地址 日本神奈川县