发明名称 阵列基板和液晶显示器
摘要 本实用新型公开了一种阵列基板和液晶显示器,其中该阵列基板包括衬底基板,衬底基板上形成有横纵交叉的数据线和栅线,以及多个像素单元,其中:像素单元包括两个亚像素单元,像素单元的数据线形成在两个亚像素单元之间;亚像素单元包括像素电极和薄膜晶体管,薄膜晶体管包括栅电极、源电极、漏电极和有源层。本实用新型通过数据线将每个像素单元分为两个亚像素单元,在数据线发生偏移时,数据线与两个亚像素单元的像素电极之间的耦合电容产生差异,使两个亚像素单元灰阶组合后变化相互抵消,减弱数据线发生偏移对像素单元产生的液晶电压的影响,减小垂直串扰;像素单元的两个亚像素单元的寄生电容互相抵消实现自补偿,减弱闪烁现象。
申请公布号 CN201867560U 申请公布日期 2011.06.15
申请号 CN201020601201.4 申请日期 2010.11.08
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 谭文;祁小敬
分类号 G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;H01L27/12(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京同立钧成知识产权代理有限公司 11205 代理人 刘芳
主权项 一种阵列基板,包括衬底基板,所述衬底基板上形成有横纵交叉的数据线和栅线,以及多个像素单元,其特征在于:所述像素单元包括两个亚像素单元,所述像素单元的数据线形成在两个亚像素单元之间;所述亚像素单元包括像素电极和薄膜晶体管,所述薄膜晶体管包括栅电极、源电极、漏电极和有源层;所述像素单元的数据线分别与所述像素单元的两个亚像素单元的源电极连接,所述像素单元的栅线分别与所述像素单元的两个亚像素单元的栅电极连接,所述亚像素单元的像素电极分别与各自的漏电极相连。
地址 100015 北京市朝阳区酒仙桥路10号