发明名称 存储信号值的电路、方法和数据处理装置
摘要 本发明涉及用于在休眠期间存储信号的电路,该电路的所述实施例包括:时钟信号输入端,可操作来接收时钟信号;多个锁存器,由所述时钟信号定时;由所述时钟信号定时的至少一个三态器件,所述至少一个三态器件布置在至少一个存储锁存器的输入端,所述至少一个存储锁存器是所述多个锁存器中的至少一个,所述至少一个三态器件可操作来响应于预定时钟信号值,有选择地隔离所述至少一个存储锁存器的所述输入端;时钟信号分发装置,可操作来向所述多个锁存器和所述至少一个三态器件分发所述时钟信号;其中响应于休眠信号,所述电路可操作来:减少所述电路的至少一部分两端的电压差,使得所述电路的所述部分被断电;维持至少一个存储锁存器两端的电压差,所述至少一个存储锁存器是所述多个锁存器中的至少一个锁存器;所述时钟信号分发装置可操作来将所述时钟信号保持在所述预定值,使得所述存储锁存器的所述输入端被隔离。
申请公布号 CN101185049B 申请公布日期 2011.06.15
申请号 CN200680018359.5 申请日期 2006.03.17
申请人 ARM有限公司 发明人 M.小弗雷德里克;M.J.金卡德
分类号 G06F1/32(2006.01)I;H03K19/00(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 卢江;王小衡
主权项 一种存储信号值的电路,所述电路包括:时钟信号输入端,可操作来接收时钟信号;多个锁存器,由所述时钟信号定时,所述多个锁存器包括至少一个存储锁存器和至少一个其它锁存器;由所述时钟信号定时的至少一个三态器件,所述至少一个三态器件布置在所述至少一个存储锁存器的输入端,所述至少一个三态器件可操作来响应于预定时钟信号值,隔离所述至少一个存储锁存器的所述输入端;其中提供给所述电路的电力被配置成使得,响应于休眠信号:减少所述电路的至少一部分两端的电压差,使得所述电路的所述至少一部分被断电,所述电路的所述至少一部分包括所述至少一个其它锁存器;维持所述至少一个存储锁存器的两端的电压差;以及由所述至少一个三态器件接收的时钟信号保持在所述预定值,使得所述至少一个存储锁存器的所述输入端被隔离。
地址 英国剑桥郡