发明名称 一种多处理器视频编码芯片装置和方法
摘要 本发明公开了一种多处理器视频编码芯片装置和方法。其装置包括具有多个处理器的多核编码器,以及图像切片单元。其中图像切片单元用于将视频图像划分为多个切片,并将每个切片分配到多核编码器的不同处理器中进行处理;多核编码器用于在利用多个处理器对图像的切片进行处理的过程中,采用并行流水的方式执行图像编码;并在多核编码器的处理器处理完一个切片后,给图像切片单元发送消息以使图像切片单元发送下一个切片给该处理器。以及频率控制单元,用于使用动态频率调节方法,调节多核编码器中的处理器的处理速度。其能够很大程度上降低功耗,而且不影响整个任务的运行速度。
申请公布号 CN101267564B 申请公布日期 2011.06.15
申请号 CN200810104205.9 申请日期 2008.04.16
申请人 中国科学院计算技术研究所 发明人 纪雯;陈益强
分类号 H04N7/26(2006.01)I;H04N7/50(2006.01)I 主分类号 H04N7/26(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 梁挥;陈振
主权项 一种多处理器视频编码芯片装置,其特征在于,包括具有多个处理器的多核编码器、图像切片单元,以及频率控制单元,其中:所述图像切片单元,用于将视频图像的一幅图像划分为多个切片,并将每个切片分配到多核编码器的不同处理器中进行处理;所述多核编码器,用于在利用多个处理器对图像的切片进行处理的过程中,采用并行流水的方式执行图像编码;所述频率控制单元,用于使用动态频率调节方法,调节多核编码器中的处理器的处理速度,以使得每个处理器在处理图像切片的过程中同步工作。
地址 100080 北京市海淀区中关村科学院南路6号