发明名称 具有错误校正装置之资料分割器
摘要
申请公布号 TWI343753 申请公布日期 2011.06.11
申请号 TW096129396 申请日期 2007.08.09
申请人 联咏科技股份有限公司 发明人 陈诘征;王贺麟;邱挺
分类号 H04N7/64 主分类号 H04N7/64
代理机构 代理人 戴俊彦 新北市永和区福和路389号6楼之3;吴丰任 新北市永和区福和路389号6楼之3
主权项 一种具有错误校正装置之资料分割器(slicer),包含:一第一减法器,用来将一第一资料讯号减去一第一位准讯号以产生一第二资料讯号;一第一序列至并列转换器(serial to parallel converter),耦接于该第一减法器,用来根据该第二资料讯号之符号位元(sign bit)产生一第一位元组;一位准补偿器,耦接于该第一减法器,用来根据该第二资料讯号调整该第一位准讯号之偏移量(offset),以产生一第二位准讯号;一第一比较器,耦接于该位准补偿器,用来比较该第二位准讯号及该第一资料讯号,以产生一第一比较讯号;一第二序列至并列转换器,耦接于该第一比较器,用来将该第一比较讯号转换为一第二位元组;一共频检测器(co-channel detector),耦接于该位准补偿器,用来根据该第二位准讯号之最大值与最小值之差值判断该第二位准讯号是否有共频干扰,以产生一第一指示讯号;一错误位元预测器,耦接于该第一减法器,用来指出该第一位元组之错误位元,以产生一第二指示讯号;及一输出装置,用来根据该第一指示讯号、该第一位元组之同位检查(parity check)及该第二位元组之同位检查输出该第一位元组或该第二位元组,或根据该第二指示讯号输出一校正后的第一位元组。如请求项1所述之资料分割器,另包含:一第一加法器,用来将该第一位准讯号加上一预定偏移量;一第二比较器,耦接于该第一加法器,用来比较该第一加法器之输出讯号及该第一资料讯号,以产生一第二比较讯号;一第三序列至并列转换器,耦接于该第二比较器,用来将该第二比较讯号转换为一第三位元组;一第二减法器,用来将该第一位准讯号减去该预定偏移量;一第三比较器,耦接于该第二减法器,用来比较该第二减法器之输出讯号及该第一资料讯号,以产生一第三比较讯号;及一第四序列至并列转换器,耦接于该第三比较器,用来将该第三比较讯号转换为一第四位元组。如请求项2所述之资料分割器,其中该输出装置系用来根据该第一指示讯号、该第一位元组之同位检查、该第二位元组之同位检查、该第三位元组之同位检查及该第四位元组之同位检查输出该第一位元组、该第二位元组、该第三位元组或该第四位元组,或根据该第二指示讯号输出该校正后的第一位元组。如请求项1所述之资料分割器,其中该位准补偿器包含:一第一滤波器,用来滤出该第二资料讯号被判定为位元一之部分;一第二滤波器,用来滤出该第二资料讯号被判定为位元零之部分;一均值器,耦接于该第一滤波器及该第二滤波器,用来计算该第一滤波器及该第二滤波器之输出讯号之平均值;及一第二加法器,耦接于该均值器,用来将该第一位准讯号加上该均值器之输出讯号,以产生该第二位准讯号。如请求项1所述之资料分割器,其中该共频检测器包含:一第三滤波器,用来滤出该第二位准讯号之区域最大值;一第四滤波器,用来滤出该第二位准讯号之区域最小值;一第三减法器,耦接于该第三滤波器及该第四滤波器,用来将该第二位准讯号之区域最大值减去该第二位准讯号之区域最小值;一第四比较器,耦接于该第三减法器,用来比较该第三减法器之输出讯号及一第一临界值;一计数器,耦接于该第四比较器,用来于该第三减法器之输出讯号大于该第一临界值时,计数加一;及一第五比较器,耦接于该计数器,用来比较该计数器之计数及一第二临界值,以输出该第一指示讯号。如请求项1所述之资料分割器,另包含:一锁相回路,用来产生一取样时脉;一重新取样器,耦接于该锁相回路及该第一减法器,用来根据该取样时脉将一影像讯号重新取样以产生该第一资料讯号;及一位准估计器,耦接于该第一减法器,用来根据该影像讯号产生该第一位准讯号。如请求项1所述之资料分割器,其中该第一资料讯号系为垂直消隐区间(vertical blanking interval,VBI)资料。如请求项1所述之资料分割器,其中该第一位准讯号系为直流位准(DC level)讯号。一种具有错误校正装置之资料分割器(slicer),包含:一第一减法器(arithmetic unit),用来将一第一资料讯号减去一第一位准讯号以产生一第二资料讯号;一第一序列至并列转换器(serial to parallel converter),耦接于该第一减法器,用来根据该第二资料讯号之符号位元(sign bit)产生一第一位元组;一第一加法器,用来将该第一位准讯号加上一预定偏移量(offset);一第一比较器,耦接于该第一加法器,用来比较该第一加法器之输出讯号及该第一资料讯号,以产生一第一比较讯号;一第二序列至并列转换器,耦接于该第一比较器,用来将该第一比较讯号转换为一第二位元组;一第二减法器,用来将该第一位准讯号减去该预定偏移量;一第二比较器,耦接于该第二减法器,用来比较该第二减法器之输出讯号及该第一资料讯号,以产生一第二比较讯号;一第三序列至并列转换器,耦接于该第二比较器,用来将该第二比较讯号转换为一第三位元组;一错误位元预测器,耦接于该第一减法器,用来指出该第一位元组之错误位元,以产生一第一指示讯号;及一输出装置,用来根据该第一位元组之同位检查(parity check)、该第二位元组之同位检查及该第三位元组之同位检查输出该第一位元组、该第二位元组或该第三位元组,或根据该第一指示讯号输出一校正的第一位元组。如请求项9所述之资料分割器,另包含:一锁相回路,用来产生一取样时脉;一重新取样器,耦接于该锁相回路及该第一减法器,用来根据该取样时脉将一影像讯号重新取样以产生该第一资料讯号;及一位准估计器,耦接于该第一减法器,用来根据该影像讯号产生该第一位准讯号。如请求项9所述之资料分割器,其中该第一资料讯号系为垂直消隐区间(vertical blanking interval,VBI)资料。如请求项9所述之资料分割器,其中该第一位准讯号系为直流位准(DC level)讯号。
地址 新竹市新竹科学园区创新一路13号2楼