发明名称 时间对数位转换器及其方法
摘要
申请公布号 申请公布日期 2011.06.11
申请号 TW096118624 申请日期 2007.05.24
申请人 瑞昱半导体股份有限公司 发明人 林嘉亮
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人 叶信金 新竹市湳雅街311巷14号2楼
主权项 一种时间对数位转换器,包含:复数个并联电路,每一并联电路系接收一第一时脉及依据该第一时脉以分别产生一延迟时脉,其中该复数个并联电路所产生的该复数个延迟时脉具有不同的时序;复数个取样电路(sampling circuit),每一取样电路系根据一第二时脉而分别对该复数个延迟时脉之其一进行取样以产生一决定信号;以及一温度计码解码器(thermometer code decoder),系接收该复数个决定信号且相应地产生一数位输出信号。如申请专利范围第1项所述之转换器,其中该复数个延迟时脉具有不同的延迟量。如申请专利范围第2项所述之转换器,其中该些延迟时脉之时序形成一序列,该序列近似为一算术(arithmetic)序列之。如申请专利范围第1项所述之转换器,其中该数位输出信号系为该复数个决定信号之总和。如申请专利范围第1项所述之转换器,其中该数位输出信号系为该复数个决定信号之总和加上一固定偏移量。一种时间对数位转换方法,包含:提供复数个并联电路,每一并联电路接收一第一时脉,并相应地产生一延迟时脉,其中,该复数个延迟时脉具有不同的时序;依据一第二时脉对该复数个延迟时脉进行取样以产生复数个决定信号;以及使用一温度计解码器以依据该复数个决定信号以输出一数位输出信号。如申请专利范围第6项所述之方法,其中该复数个延迟时脉具有不同的延迟量。如申请专利范围第7项所述之方法,其中该复数个延迟时脉之时序形成一序列,该序列近似于一算术序列。如申请专利范围第8项所述之方法,其中输出该数位输出信号之步骤更包含:对该复数个决定信号进行加总。如申请专利范围第8项所述之方法,其中输出该数位输出信号之步骤更包含:对该复数个决定信号与一固定偏移量进行加总。一种时间对数位转换(time-to-digital)方法,该方法包含:接收一第一时脉;藉由使用复数个并联电路以自该第一时脉产生一第一群延迟时脉;根据一第二时脉对该第一群延迟时脉进行取样以产生一第一群决定信号;依据该第一群决定信号以输出一第一时序估量(estimate)信号;自该第一时脉产生一第二群延迟时脉,其中该第二群延迟时脉之延迟时间与该第一群延迟时脉之延迟时间不同;根据一第三时脉对该第二群延迟时脉进行取样以产生一第二群决定信号;依据该第二群决定信号以输出一第二时序估量信号;以及根据该第一时序估量信号及该第二时序估量信号以产生一最终时序估量信号。如申请专利范围第11项所述之方法,其中该第一群延迟时脉之时序形成一第一序列,该第一序列近似于一算术序列。如申请专利范围第12项所述之方法,其中输出该第一时序估量信号之步骤更包含:使用一第一温度计码解码器。如申请专利范围第12项所述之方法,其中该第二延迟群延迟时脉之时序形成一第二序列,该第二序列近似于一算术序列。如申请专利范围第14项所述之方法,其中输出该第二时序估量信号之步骤更包含使用一第二温度计码解码器。如申请专利范围第11项所述之方法,其中产生该最终时序估量信号之步骤更包含:侦测用于该第一时序估量信号之一饱和状态。如申请专利范围第16项所述之方法,其中产生该最终时序估量信号之步骤更包含:除非该饱和状态被侦测,否则将该第一时序估量信号选择作为该最终时序估量信号。如申请专利范围第11项所述之方法,其中产生该最终时序估量信号之步骤更包含:侦测用于该第二时序估量信号之一零状态。如申请专利范围第18项所述之方法,其中产生该最终时序估量信号更包含:除非该零状态被侦测,否则将该第二时序估量信号选择作为该最终时序估量信号。一种数位时脉产生器,包含:一时间对数位转换器模组,包含:一第一时间对数位转换器,包含:复数个并联电路,系根据一第一时脉而产生一第一群延迟时脉;一第一群取样电路,系根据一第二时脉及该第一群延迟时脉而产生一第一群决定信号;一第一电路,系根据该第一群决定信号而产生一第一时序估量信号;一回路滤波器,用以接收该第一时序估量信号以及产生一频率控制信号;以及一数位控制振荡器,用以接收该频率控制信号以及产生一输出时脉。如申请专利范围第20项所述之时脉产生器,其中该复数个并联电路所具有不同的延迟量,且此复数个延迟量系形成一序列,该序列近似于一算术序列。如申请专利范围第20项所述之时脉产生器,其中使用该复数个并联电路以延迟该第一时脉而得到该第一群延迟时脉,及于依据一第三时脉对该第一群延迟时脉进行取样以得到该第一群决定信号,其中该第三时脉系与该第二时脉相对应。如申请专利范围第20项所述之时脉产生器,其中该时间对数位转换器模组更包含:一第二时间对数位转换器,该第二时间对数位转换器用于接收该第一时脉及该第二时脉且产生代表在该第一时脉与该第二时脉间一时序差异之一第二时序估量信号。如申请专利范围第23项所述之时脉产生器,其中该时间对数位转换模组包含一多工器,用以选出该第一时序估量信号及该第二时序估量信号之其一以用作该回路滤波器之输入。如申请专利范围第24项所述之时脉产生器,除非该第一时序估量信号为饱和状态,否则该第一时序估量信号被选出。如申请专利范围第24项所述之时脉产生器,除非该第二时序估量信号接近零,否则该第二时序估量信号被选出。一种执行时序侦测方法,包含:使用复数个并联电路以自一第一时脉中产生复数个导出时脉(derived clock),其中该复数个导出时脉具有不同的延迟量;于该复数个导出时脉及一第二时脉间决定复数个相应时序关系;以及根据该些时序关系决定于该第一时脉及该第二时脉间的一时序差异,其中该时序侦测之解析度少于20ps。如申请专利范围第27项所述之方法,其中该复数个导出时脉具有不同的时序。如申请专利范围第27项所述之方法,其中该复数个导出时脉之该复数个时序系形成一序列,该序列近似于一算术序列。如申请专利范围第27项所述之方法,其中使用该第二时序对该复数个导出时脉进行取样以求得该些相应时序关系。如申请专利范围第27项所述之方法,其中决定之步骤包含使用一解码器以将该些相应时序关系转换为该时序差异。一种时间对数位转换方法,包含:使用一第一群复数个并联电路以接收一第一时脉及相应地产生一第一群延迟时脉;根据一第二时脉对该第一群延迟时脉进行取样以产生一第一群决定信号;依据该第一群决定信号以输出一第一时序估量信号;使用一第二群复数个并联电路以接收该第二时脉及相应地产生一第二群延迟时脉;根据该第一时脉对该第二群延迟时脉进行取样以产生一第二群决定信号;依据该第二群决定信号以输出至一第二时序估量信号;以及根据该第一时序估量信号及该第二时序估量信号以产生一最终时序估量信号。如申请专利范围第32项所述之方法,其中该第一群延迟时脉之时序系形成一第一序列,该第一序列近似于一算术序列。如申请专利范围第33项所述之方法,其中该第一时序估量信号为该第一群决定信号之总合。如申请专利范围第32项所述之方法,其中该第二群延迟时脉之时序形成一第二序列,该第二序列近似于一算术序列。如申请专利范围第35项所述之方法,其中该第二时序估量信号为该第二群决定信号之总合。如申请专利范围第32项所述之方法,其中该最终时序估量信号为该第一时序估量信号与第二时序估量信号间的一差异。一种时间对数位转换器,包含:复数个并联电路,每一并联电路系接收一第一时脉及依据该第一时脉以分别产生一延迟时脉,其中该复数个并联电路所产生的该复数个延迟时脉具有不同的时序;复数个取样电路(sampling circuit),每一取样电路系根据一第二时脉而分别对该复数个延迟时脉之其一进行取样以产生一决定信号;以及一第一电路,系接收该复数个决定信号且相应地产生一数位输出信号,其中该数位输出信号系为该复数个决定信号之总和加上一固定偏移量。一种时间对数位转换方法,包含:提供复数个并联电路,每一并联电路接收一第一时脉,并相应地产生一延迟时脉,其中,该复数个延迟时脉具有不同的时序;依据一第二时脉对该复数个延迟时脉进行取样以产生复数个决定信号;以及对该复数个决定信号与一固定偏移量进行加总以输出一数位输出信号。
地址 新竹市新竹科学园区创新二路2号