发明名称 校准电路
摘要
申请公布号 申请公布日期 2011.06.11
申请号 TW096127296 申请日期 2007.07.26
申请人 尔必达存储器股份有限公司 发明人 余公秀之;藤泽宏树
分类号 H03K19/0175;G11C11/4093 主分类号 H03K19/0175
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼
主权项 一种校准电路,用于调整具有上拉电路和下拉电路的输出缓冲器的阻抗,上述校准电路包括:第一副本缓冲器,具有与上述上拉电路和上述下拉电路之一实质相同的电路配置;以及第二副本缓冲器,有与上述上拉电路和上述下拉电路中另一个实质相同的电路配置,其中,回应第一校准命令,实行第一副本缓冲器或第二副本缓冲器校准操作,回应第二校准命令实行第一副本缓冲器与第二副本缓冲器校准操作。如申请专利范围第1项所述的校准电路,其中,还包括用于确定应当实行校准操作的副本缓冲器的旗标,每当发出第一校准命令时,上述旗标的内容反转。一种校准电路,用于调整具有上拉电路和下拉电路的输出缓冲器的阻抗,上述校准电路包括:第一副本缓冲器,对应上述输出缓冲器的上述上拉电路;第二副本缓冲器,对应上述输出缓冲器的上述下拉电路,以及控制电路,回应第一校准命令来交替实行上述第一副本缓冲器的第一校准操作与上述第二副本缓冲器的第二校准操作,使得上述第一校准操作与上述第二校准操作的实行分别对应不同次发生的上述第一校准命令。如申请专利范围第3项所述的校准电路,其中,上述控制电路更回应第二校准命令,在下一次第二校准命令发生前实行上述第一校准操作与上述第二校准操作。如申请专利范围第4项所述的校准电路,其中,上述第一校准命令规定第一校准周期,上述第二校准命令规定第二校准周期,上述第一校准周期小于述第二校准周期。如申请专利范围第5项所述的校准电路,其中,上述第二校准周期包括第一时间区段与第二时间区段,上述第一校准操作与上述第二校准操作分别在上述第一时间区段与上述第二时间区段实行。如申请专利范围第3项所述的校准电路,其中,上述控制电路实行上述第一校准操作与上述第二校准操作中之一者以对应每一个偶数次发生的上述第一校准命令,与实行上述第一校准操作与上述第二校准操作中之另一者以对应每一个奇数次发生的上述第一校准命令。一种具备校准电路的装置,用于调整具有上拉电路和下拉电路的输出缓冲器的阻抗,上述校准电路包括:第一副本缓冲器,对应上述输出缓冲器的上述上拉电路;第二副本缓冲器,对应上述输出缓冲器的上述下拉电路,以及控制电路,回应复数次发生的第一校准命令以实行第一校准操作,上述校准操作包括上述第一副本缓冲器的第一校准操作与上述第二副本缓冲器的第二校准操作,其中上述第一校准操作与上述第二校准操作的实行分别对应不同次发生的上述第一校准命令。如申请专利范围第8项所述的具备校准电路的装置,其中,上述控制电路更回应第二校准命令,在下一次第二校准命令发生前实行上述第一校准操作与上述第二校准操作。如申请专利范围第9项所述的具备校准电路的装置,其中,上述第一校准命令规定第一校准周期,上述第二校准命令规定第二校准周期,上述第一校准周期小于上述第二校准周期。如申请专利范围第10项所述的具备校准电路的装置,其中,上述第二校准周期包括第一时间区段与第二时间区段,上述第一校准操作与上述第二校准操作分别在上述第一时间区段与上述第二时间区段实行。如申请专利范围第8项所述的具备校准电路的装置,其中,上述控制电路实行上述第一校准操作与上述第二校准操作中之一者以对应每一个偶数次发生的上述第一校准命令,与实行上述第一校准操作与上述第二校准操作中之另一者以对应每一个奇数次发生的上述第一校准命令。
地址 日本