发明名称 电子元器件及其制造方法
摘要 本发明的目的在于提供一种能够抑制电感值的降低、并减小直流电阻值的电子元器件及其制造方法。层叠体(12)中层叠有多个磁性体层(16)。线圈电极(18)与磁性体层(16)一起层叠,通过相互连接而构成线圈(L)线圈电极(18)包括:线圈部(19),该线圈部(19)由线状电极弯曲而构成;连接部(22,24),该连接部(22,24)用于与其他线圈电极(18)进行连接,该连接部(22,24)在线圈部(19)的直线部或角部形成得比该线圈部(19)的线宽要宽;以及虚拟连接部(26),该虚拟连接部(26)在从z轴方向俯视时与其他的线圈电极(18)的连接部(22,24)相重叠,该虚拟连接部(26)在线圈部(19)的直线部及角部形成得比该线圈部(19)的线宽要宽。
申请公布号 CN102084441A 申请公布日期 2011.06.01
申请号 CN200980125895.9 申请日期 2009.07.02
申请人 株式会社村田制作所 发明人 前田智之
分类号 H01F17/00(2006.01)I;H01F27/29(2006.01)I;H01F41/04(2006.01)I 主分类号 H01F17/00(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 张鑫
主权项 一种电子元器件,其特征在于,包括:层叠体,该层叠体由多个绝缘层层叠形成;以及多个线圈电极,该多个线圈电极与所述绝缘层一起层叠,通过相互连接以构成线圈,所述线圈电极包括:线圈部,该线圈部由线状电极弯曲而构成;连接部,该连接部用于与其他所述线圈电极进行连接,且该连接部在所述线圈部的直线部或角部形成得比该线圈部的线宽要宽;以及虚拟连接部,该虚拟连接部在从层叠方向俯视时与其他的所述线圈电极的所述连接部相重叠,且该虚拟连接部在所述线圈部的直线部及/或角部形成得比该线圈部的线宽要宽。
地址 日本京都府