发明名称 一种节省服务器主板的外围电路的方法
摘要 本发明公开了一种节省服务器主板的外围电路的方法,属于服务器技术领域,采用一片CPLD芯片来整合服务器主板一些外围电路;CPLD芯片包括SMBUS开关切换逻辑、80PORT译码逻辑、串口切换逻辑、CPU过热告警逻辑、VGA行场信号切换逻辑、电源检测逻辑、内存电压使能逻辑、时钟分频逻辑;SMBUS开关切换逻辑连接SMBUS总线;80PORT译码逻辑连接LPC总线;串口切换逻辑连接SUPERIO;CPU过热告警逻辑连接CPU;VGA行场信号切换逻辑连接显卡;电源检测逻辑连接电源;内存电压使能逻辑连接内存;时钟分频逻辑连接时钟芯片。本发明整合了服务器主板的外围电路、减少服务器空间、节省成本。
申请公布号 CN102073349A 申请公布日期 2011.05.25
申请号 CN201110030161.1 申请日期 2011.01.27
申请人 浪潮电子信息产业股份有限公司 发明人 刘强;梁智豪;于治楼;金长新
分类号 G06F1/16(2006.01)I 主分类号 G06F1/16(2006.01)I
代理机构 代理人
主权项 一种节省服务器主板的外围电路的方法,包括服务器,其特征在于采用一片CPLD芯片来整合服务器主板一些外围电路;CPLD芯片包括SMBUS开关切换逻辑、80PORT译码逻辑、串口切换逻辑、CPU过热告警逻辑、VGA行场信号切换逻辑、电源检测逻辑、内存电压使能逻辑、时钟分频逻辑;SMBUS开关切换逻辑连接SMBUS总线,SMBUS开关切换逻辑控制主板上的SMBUS总线与中板的SMBUS总线的开关与切换;80PORT译码逻辑连接LPC总线,80PORT译码逻辑将服务器南桥LPC总线送来的BIOS启动时候的POST码译码后在数码管上显示出具体数字;串口切换逻辑连接SUPERIO,串口切换逻辑把SUPERIO的串口信号与冗余串口相连;CPU过热告警逻辑连接CPU,CPU过热告警逻辑将多种CPU过热信号输出CPU过热的告警信号;VGA行场信号切换逻辑连接显卡,多通道的VGA显示通过在CPLD芯片中进行VGA行场信号通道的切换实现;电源检测逻辑连接电源,电源检测逻辑检测南北桥和CPU电源输出是否正常,如果正常则CPLD芯片发出信号通知CPU,否则产生报错信号;内存电压使能逻辑连接内存,内存电压使能逻辑检测控制内存电压产生的条件是否满足,如果满足条件则发出产生内存电压的使能信号去产生内存所需电压,否则产生报错信号;时钟分频逻辑连接时钟芯片,时钟分频逻辑对输入时钟进行分频,产生低频时钟供服务器上芯片使用。
地址 250101 山东省济南市高新区舜雅路1036号