发明名称 具有改善的读取稳定性的存储器
摘要 本发明涉及具有改善的读取稳定性的存储器。公开了一种静态随机访问存储器。所述静态随机访问存储器(SRAM)包含:至少一个数据线;多个存储单元,每个存储单元包含:不对称反馈回路,访问设备和复位设备;所述存储器还包含:数据访问控制电路,所述数据控制电路被配置以:响应向所述存储单元写入预定值的写入请求和响应从所述存储单元读取存储值的读取请求,产生数据访问控制信号以触发所述访问设备提供所述第一访问节点与所述至少一个数据线之间的所述连接;以及响应向所述存储单元写入所述互补预定值的写入请求,产生复位控制信号以触发所述复位设备提供所述至少一个复位线与所述第二访问节点之间的所述连接。
申请公布号 CN102074267A 申请公布日期 2011.05.25
申请号 CN201010508073.3 申请日期 2010.10.08
申请人 ARM有限公司 发明人 V·钱德拉;S·V·纳拉姆;C·皮特日克;R·C·艾特肯
分类号 G11C11/413(2006.01)I 主分类号 G11C11/413(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 王岳;王忠忠
主权项 一种静态随机访问存储器,包含:至少一个数据线,用于向所述存储器和从所述存储器转移数据,和至少一个复位线;多个存储单元,每个存储单元被布置用于连接到所述至少一个数据线和所述至少一个复位线,每个存储单元包含:不对称反馈回路,所述反馈回路包含用于在所述反馈回路存储数据值时保持所述数据值的第一访问节点和用于在所述反馈回路存储所述数据值时保持所述数据值的互补版本的第二访问节点;访问设备,用于有选择地提供所述至少一个数据线与所述第一访问节点之间的连接;复位设备,用于有选择地提供所述至少一个复位线与所述第二访问节点之间的连接;所述存储器还包含:数据访问控制电路,用于响应数据访问请求而产生控制信号以独立控制所述访问设备和所述复位设备提供所述连接;其中:所述数据控制电路被配置以:响应向所述存储单元写入预定值的写入请求和响应从所述存储单元读取存储值的读取请求,产生数据访问控制信号以触发所述访问设备提供所述第一访问节点与所述至少一个数据线之间的所述连接;以及响应向所述存储单元写入所述互补预定值的写入请求,产生复位控制信号以触发所述复位设备提供所述至少一个复位线与所述第二访问节点之间的所述连接。
地址 英国剑桥郡