发明名称 时钟与数据恢复电路以及具有该电路的集成芯片
摘要 本发明提供了一种时钟与数据恢复电路以及具有该电路的集成芯片,其中,时钟与数据恢复电路的频率调整环路包括:频率检测器,第一输入端用于输入数据;第一电荷泵,输入端与频率检测器的输出端连接,输出端形成控制节点;电阻,其一端连接至控制节点;压控振荡器,输入端与电阻的另一端连接,输出端连接有时钟输出端子,并与频率检测器的第二输入端连接;电容,一端与控制节点连接,另一端接地;电压跟随器,正极输入端连接至电压源,输出端与负极输入端连接后连接至控制节点。本发明使时钟与数据恢复电路无需外界提供参考时钟信号,降低了成本。同时,不需要在输入数据前必须通过发送时钟信号进行训练,使用较为灵活。
申请公布号 CN102064825A 申请公布日期 2011.05.18
申请号 CN201010590700.2 申请日期 2010.12.15
申请人 硅谷数模半导体(北京)有限公司 发明人 李奇
分类号 H03L7/099(2006.01)I;H03L7/107(2006.01)I;H03L7/00(2006.01)I;G09G5/00(2006.01)I 主分类号 H03L7/099(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 11240 代理人 吴贵明
主权项 一种时钟与数据恢复电路,包括:相位调整与数据恢复环路,用于建立预定的时钟与相位关系,并根据所述预定的时钟与相位关系对数据进行恢复输出;频率调整环路,用于调整所述时钟与数据恢复电路的频率,使该频率与输入数据的频率相匹配,其特征在于,所述频率调整环路包括:频率检测器(11),第一输入端用于输入数据;第一电荷泵(12),输入端与所述频率检测器(11)的输出端连接,输出端形成控制节点(Vctrl);电阻(13),其一端连接至所述控制节点(Vctrl);压控振荡器(14),输入端与所述电阻(13)的另一端连接,输出端连接有时钟输出端子,并与频率检测器(11)的第二输入端连接;电容(15),一端与所述控制节点(Vctrl)连接,另一端接地;电压跟随器(16),正极输入端连接至电压源,输出端与负极输入端连接后连接至所述控制节点(Vctrl)。
地址 100086 北京市海淀区北京市海淀区中关村南大街2号数码大厦B座1503室