发明名称 上孵前无精蛋筛选器
摘要 本实用新型公开一种孵化前未受精鸡蛋检测设备,属于鸡蛋检测类制造技术领域。本实用新型构建了无精蛋识别的嵌入式系统,系统的硬件为ARM S3C2410嵌入式系统开发板、CMOS图像传感器OV7620、LED和蜂鸣器。本实用新型在ARM S3C2410提供的linux环境下,使用C语言和汇编语言构建了无精蛋识别软件。软件主要组成部分有:种蛋图像获取、图像边缘检测、特征参数提取、三层BP神经网络;实现的主要功能是根据采集图像的特征参数(圆度、复杂性、伸长度、球状性、长短轴比、变动系数)使用神经网络识别出无精蛋和受精蛋。神经网络的输出为10或01,此输出作为驱动电平,通过放大电路使LED做出显示,让蜂鸣器发出响声。使用本设备检测无精蛋方便快捷,完全能满足上孵前剔除无精蛋的要求,是一种高效实用的无精蛋识别系统。
申请公布号 CN201821742U 申请公布日期 2011.05.11
申请号 CN201020510812.8 申请日期 2010.08.31
申请人 黑龙江八一农垦大学 发明人 马秀莲;关海鸥;衣淑娟;刘胜军;杨冬风;张楠
分类号 A01K43/00(2006.01)I;G01N21/00(2006.01)I 主分类号 A01K43/00(2006.01)I
代理机构 代理人
主权项 一种上孵前无精蛋筛选器,其特征在于该系统硬件部分由图像传感器(1)、中央处理器(2)、动态存储器(3)、海量存储器(4)、LED指示灯和蜂鸣器(5)五部分组成,软件部分包括4个功能模块:图像卡控制算法模块、图像预处理算法模块、图像特征参数提取模块和模式识别算法模块,处理器引导程序和4个功能模块的应用程序都保存在海量存储器(4)中,使用时再调到动态存储器(3)中去,各部分接口信号连接如下:①、中央处理器(2)的GPIO模拟SCCB总线协议,控制图像传感器(1)的功能寄存器,使用中央处理器(2)3个中断引脚引入图像传感器(1)的图像输出同步信号VSYNC,HSYNC,PCLK,以中断方式同步图像数据输出,图像传感器(1)的YUV通道输出的16位并行数据通过中央处理器(2)的16个I/O口接入;②、动态存储器(3)有2片,一片的数据引脚D0 D15与中央处理器(2)的低16位数据线相连,另一片的数据引脚D0 D15与中央处理器(2)的高16位数据线相连,地址引脚A0 A12及片选信号引脚nCS相互连在一起,并与中央处理器(2)的引脚nSCSO连接,nWE、nRAS、nCAS也分别与中央处理器(2)的对应引脚LnWE、nSRAS、nSCAS相连;③、海量存储器(4)的ALE和CLE端分别接中央处理器(2)的ALE和CLE端,8位的I/O7 0与中央处理器(2)低8位数据总线相连,/WE,/RE,/CE分别与中央处理器(2)的nFWE,nFRE,nFCE相连,R/B与R/nB相连;④、LED指示灯和蜂鸣器(5)有两个指示灯和一个蜂鸣器组成,中央处理器(2)的GPE2位、GPE3位输出控制两个指示灯,中央处理器(2)的GPE4位输出控制一个蜂鸣器。
地址 163319 黑龙江省大庆市开发区