发明名称 H桥相移PWM控制信号发生器
摘要 本发明涉及一种H桥相移PWM控制信号发生器,其外部的H桥控制电路包括对称的A相H桥电路与B相H桥电路,所述信号发生器由CPLD实现,包括:分别对应两个H桥电路的四个N位加法器,每个N位加法器对应一个左桥臂或右桥臂,N位加法器的输出连接一个非门的输入端,非门的输入端和输出端分别发送对应左桥臂或右桥臂的上下开关管的相移控制信号,各N位加法器的输入端均连接一个N位计数器的输出端,所述N位计数器的计数脉冲为输入时钟信号;所述各N位加法器均有各自的偏移量输入。该对称的H桥相移PWM控制信号发生器为数字电路,可由一片CPLD芯片实现,实现简单、可靠,易于集成,控制精度高。
申请公布号 CN102045026A 申请公布日期 2011.05.04
申请号 CN201010286490.8 申请日期 2010.09.19
申请人 河南科技大学 发明人 史敬灼;王海彦;张慧敏;徐迎曦;齐晶晶
分类号 H02P27/08(2006.01)I;H02M7/5387(2007.01)I 主分类号 H02P27/08(2006.01)I
代理机构 郑州睿信知识产权代理有限公司 41119 代理人 陈浩
主权项 1.一种H桥相移PWM控制信号发生器,其外部的H桥控制电路包括对称的A相H桥电路与B相H桥电路,其特征在于,所述信号发生器由CPLD实现,包括:分别对应两个H桥电路的四个N位加法器,每个N位加法器对应一个左桥臂或右桥臂,N位加法器的输出连接一个非门的输入端,非门的输入端和输出端分别发送对应左桥臂或右桥臂的上下开关管的相移控制信号,各N位加法器的输入端均连接同一个N位计数器的输出端,所述N位计数器的计数脉冲为输入时钟信号;所述各N位加法器均有各自的偏移量输入;一个左桥臂或右桥臂的控制信号产生过程与原理:N位计数器对输入时钟信号进行计数,计数最大值为<img file="811698DEST_PATH_IMAGE001.GIF" wi="55" he="24" />,同时将计数值输出到N位加法器,各N位加法器分别将N位计数器输出的计数值与各自的输入偏移量X相加,运算值大于设定值时,直接输出高/低电平,通过非门输出低/高电平,运算值小于设定值时,直接输出低/高电平,通过非门输出高/低电平,以产生需要的相移角度;N位计数器计数周期为<img file="805061DEST_PATH_IMAGE002.GIF" wi="24" he="24" />,对应于360°电角度,则N位加法器输出值超前N位计数器输出值的电角度为:<img file="559391DEST_PATH_IMAGE003.GIF" wi="95" he="43" />,通过改变偏移量X就可以调整电角度α。
地址 471003 河南省洛阳市涧西区西苑路48号