发明名称 相位调整电路
摘要 本发明提供一种相位调整电路,所述相位调整电路具有第1至第n二相位调整电路。各二相位调整电路包括:计算所输入的2个信号的逻辑和的第1逻辑电路;计算逻辑积的第2逻辑电路;第1延迟电路,具有与第2逻辑电路相等的信号延迟量,使第1逻辑电路的输出信号延迟;以及第2延迟电路,具有与第1逻辑电路相等的信号延迟量,使第2逻辑电路的输出信号延迟。这里,2个二相位调整电路的输出信号成为次级的二相位调整电路的输入信号。
申请公布号 CN102035510A 申请公布日期 2011.04.27
申请号 CN201010521425.9 申请日期 2006.10.12
申请人 松下电器产业株式会社 发明人 道正志郎;崎山史朗;德永祐介;渡边诚司;越田浩旨
分类号 H03K5/13(2006.01)I;H03K5/15(2006.01)I 主分类号 H03K5/13(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种相位调整电路,用于调整所输入的多个信号的相位,上述相位调整电路的特征在于:具有第1至第n逻辑电路,其中,n为自然数,上述第m逻辑电路,接收第m‑1信号和第m信号,将在这些信号都变为预定的逻辑电平时进行预定的逻辑变化的信号,作为新的第m信号输出,其中,m为从1到n‑1的各个整数,上述第n逻辑电路,接收第n信号和上述预定的逻辑电平的信号,将在该第n信号变为上述预定的逻辑电平时进行上述预定的逻辑变化的信号,作为新的第n信号输出。
地址 日本大阪府