发明名称 从模拟电路网表自动生成模拟电路原理图的方法
摘要 本发明公开了一种从模拟电路网表自动生成模拟电路原理图的方法,包括:接收用户通过图形界面或命令行形式指定的数据;基于模拟电路功能结构特征模板库的电路功能分析和基于电路功能的层次化划分;全部电路单元的端口类型确定;全部电路单元的约束条件自动生成;全部电路单元的符号自动生成;电路单元内的符号自动布局;电路单元内符号之间线网的自动连线;在电路单元电路图上自动标注约束条件;以及输出电路图到电路图编辑器/显示器的数据库。利用本发明,可自动生成能够准确反映模拟电路功能、结构特征、功能层次,并标有清晰的直流通路和信号流路径以及后续电路优化和版图优化所需约束条件的电路图。
申请公布号 CN102024066A 申请公布日期 2011.04.20
申请号 CN200910092881.3 申请日期 2009.09.09
申请人 中国科学院微电子研究所 发明人 吴玉平
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种从模拟电路网表自动生成模拟电路原理图的方法,其特征在于,包括:接收用户通过图形界面或命令行形式指定的数据,该数据至少包括:模拟电路网表、模拟电路功能结构特征模板库、模型卡片、顶层电路单元的端口类型信息;基于模拟电路功能结构特征模板库的电路功能分析和基于电路功能的层次化划分;全部电路单元的端口类型确定;全部电路单元的约束条件自动生成;全部电路单元的符号自动生成;电路单元内的符号自动布局;电路单元内符号之间线网的自动连线;在电路单元电路图上自动标注约束条件;以及输出电路图到电路图编辑器/显示器的数据库。
地址 100029 北京市朝阳区北土城西路3号