发明名称 一种降低电压摆幅驱动器
摘要 本发明属于数模转换器集成电路技术领域,具体涉及一种改进型降低电压摆幅驱动器。该电路利用电容分压原理,降低输出电压的摆幅,通过调节电容比值来改变摆幅的大小。本发明采用CMOS开关技术改进开关,明显提高输出波形的斜率。该电路同时能够调节差分信号的交叉点的位置,避免差分电流开关同时处在关断的状态,大大提高了数模转换器的动态性能。该电路结构简单,易于实现,适合于高速数模转换器。
申请公布号 CN102025365A 申请公布日期 2011.04.20
申请号 CN200910195949.0 申请日期 2009.09.18
申请人 复旦大学 发明人 叶凡;任俊彦;程龙;齐达;李宁;许俊
分类号 H03K19/0185(2006.01)I;H03M1/66(2006.01)I 主分类号 H03K19/0185(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 包兆宜
主权项 一种降低电压摆幅驱动器,其特征在于,其接在DAC结构中的锁存器和差分电流开关之间,输入信号通过锁存器进行同步,并且对交叉点进行预处理,锁存器输出的信号通过所述的降低电压摆幅驱动器后,电压摆幅减小为适当值,并再次调节交叉点的位置,调节后的信号控制电流开关;其中,以NMOS管M1、M2、M4、M5与PMOS管M3、M6作为开关,其中,M1管的源端接地,栅端接差分输入信号的正相端,漏端接节点1;M2管的源端接节点1,栅端接节点5,漏端接节点2;M3管的源端接电源,栅端接节点5,漏端接节点2;M4管的源端接地,栅端接差分输入信号的反相端,漏端接节点4;M5管的源端接节点4,栅端接节点6,漏端接节点3;M6管的源端接电源,栅端接节点6,漏端接节点3;NMOS管M9和M10,与PMOS管M7和M8作为MOS管电容,其中,M9的源端、漏端和衬底接地,栅端接节点1;M10的源端、漏端和衬底接地,栅端接节点4;M7的源端、漏端和衬底接电源,栅端接节点2;M8的源端、漏端和衬底接电源,栅端接节点3;PMOS管M11和NMOS管M12组成反相器,PMOS管M13和NMOS管M14组成反相器,其中,M11管的源端接电源,栅端接输入信号的正相端,漏端接节点5,M12管的源端接地,栅端接输入信号的正相端,漏端接节点5;M13管的源端接电源,栅端接输入信号的反相端,漏端接节点6,M12管的源端接地,栅端接输入信号的反相端,漏端接节点6,M15管的源端接2,栅端接输入信号的正相端,漏端接节点1,M16管的源端接3,栅端接输入信号的反相端,漏端接节点4。
地址 200433 上海市邯郸路220号