发明名称 BASCULE A PHASE D'HORLOGE UNIQUE ET A PUISSANCE DYNAMIQUE REDUITE
摘要 Cette bascule comprenant un premier étage maître de verrouillage de données (B2), un deuxième étage esclave de verrouillage de données (B3) et un circuit multiplexeur (B1) d'entrée recevant en entrée des données à verrouiller dans la bascule. Le multiplexeur (B1) est à phase d'horloge (Cp) unique. Le premier étage maître (B2) est cadencé à partir d'une certaine phase d'horloge (Cp) alors que le deuxième étage (B3) est cadencé à partir d'une autre phase d'horloge.
申请公布号 FR2951337(A1) 申请公布日期 2011.04.15
申请号 FR20090057053 申请日期 2009.10.09
申请人 STMICROELECTRONICS SA 发明人 FIRMIN FABIAN;CLERC SYLVAIN;SCHOELLKOPF JEAN-PIERRE;ABOUZEID FADY
分类号 H03K3/3562 主分类号 H03K3/3562
代理机构 代理人
主权项
地址