发明名称 |
帧同步检测电路以及采用该帧同步检测电路的FSK接收机 |
摘要 |
本发明提供一种帧同步检测电路以及FSK接收机。在图中,根据接收字图的过采样值(实线),在指定符号期间,依次求出移动平均值(□),并求出与指定的同步字图的指定符号期间的平均值的差来作为DC偏移Δf。接着,从接收字图中减去所述Δf,并进行与同步字图之间的相关性运算,求出如黑圆表示的相关值(●)。而且,当该相关值超过指定的阈值时,判定为接收了同步字码候补,并比较接收字图的DC偏移修正后的符号值P11’至P20’与同步字图的符号值,当全部符号的误差处于一定的范围内时,最终判定为检测到了同步字图。 |
申请公布号 |
CN102017556A |
申请公布日期 |
2011.04.13 |
申请号 |
CN200980114366.9 |
申请日期 |
2009.03.27 |
申请人 |
艾可慕株式会社 |
发明人 |
柴田和则 |
分类号 |
H04L27/14(2006.01)I;H04L7/00(2006.01)I;H04L7/08(2006.01)I |
主分类号 |
H04L27/14(2006.01)I |
代理机构 |
北京北翔知识产权代理有限公司 11285 |
代理人 |
杨勇;郑建晖 |
主权项 |
一种帧同步检测电路,从接收的字图检测帧同步,其特征在于包括:平均值计算部,计算指定数量的接收字图的移动平均值;偏移运算部,将预先求出的所述指定数量的同步字图的移动平均值作为理想平均值,并根据所述理想平均值与所述平均值计算部求出的移动平均值之差求出DC偏移;减算部,从接收字图的各符号值减去所述DC偏移;相关性运算部,运算在所述减算部中的DC偏移修正后的接收字图与所述同步字图之间的相关性;候补判定部,比较由所述相关性运算部求出的相关值与预先设定的阈值,当所述相关值大于所述阈值时,辨识为同步字码候补;以及最终判定部,在由所述候补判定部辨识了同步字码候补时,比较所述DC偏移修正后的接收字图与所述同步字图的各符号值,在全部符号的误差处于一定的范围内时,判定为检测出同步字图。 |
地址 |
日本大阪府 |