发明名称 大容量数据采集装置及其数据传输方法
摘要 一种大容量数据采集装置及其数据传输方法,涉及板间数据传输技术领域,所解决的是在简化电磁兼容设计的同时,提高数据实时性的技术问题。该装置包括一块数据采集主板和多块扩展子板,所述数据采集主板上设有CPU和FPGA,每块扩展子板均设有一三线串行通信接口,所述FPGA设有对应各扩展子板的多个串并转换模块及多个存储模块;FPGA定时向各扩展子板的三线串行通信接口发送使能信号和时钟信号,各扩展子板按照时钟信号的时序将数据发送给对应的串并转换模块,由串并转换模块转换为并行数据后存入对应的存储模块中;CPU通过访问各存储模块读取各扩展子板的数据。本发明提供的装置及方法,能简化电磁兼容设计,且数据实时性高。
申请公布号 CN102012879A 申请公布日期 2011.04.13
申请号 CN201010582963.9 申请日期 2010.12.10
申请人 上海申瑞电力科技股份有限公司 发明人 王成修
分类号 G06F13/20(2006.01)I 主分类号 G06F13/20(2006.01)I
代理机构 上海申汇专利代理有限公司 31001 代理人 林炜
主权项 一种大容量数据采集装置,包括一块数据采集主板和多块扩展子板,所述数据采集主板上设有CPU,所述CPU设有数据接口,每块扩展子板均设有一三线串行通信接口,每块扩展子板上的三线串行通信接口均有三个接线端,分别为使能信号输入端、时钟信号输入端、串行数据输出端,其特征在于:所述数据采集主板上还设有一用于管理各扩展子板的FPGA;所述FPGA设有一使能信号输出端、一时钟信号输出端,并设有与各扩展子板一一对应的多个串并转换模块,及与各串并转换模块一一对应的多个存储模块;每个串并转换模块均设有一串行数据输入端、一并行数据接口;每个存储模块均设有一数据输入口、一数据输出口,各存储模块的数据输出口连接到CPU的数据接口,每个存储模块的数据输入口连接到其对应串并转换模块的并行数据接口;每块扩展子板上的三线串行通信接口的串行数据输出端连接到其对应串并转换模块的串行数据输入端,各扩展子板上的三线串行通信接口的使能信号输入端连接到FPGA的使能信号输出端,各扩展子板上的三线串行通信接口的时钟信号输入端连接到FPGA的时钟信号输入端。
地址 200233 上海市徐汇区田州路159号15单元1301室