发明名称 |
多核处理系统 |
摘要 |
一种系统(10),其具有处于第一一致性群组(18)中的第一多个核(16)。每一个核以分组传送数据。所述核直接串行耦接,以形成串行路径。数据分组沿该串行路径传送。该串行路径在一端耦接到分组交换器(14)。所述分组交换器耦接到存储器(12)。所述第一多个核和所述分组交换器是在集成电路上。所述存储器可以在或者可以不在所述集成电路上。在另一方面,处于第二一致性群组中的第二多个核(20)耦接到所述分组交换器。所述第一多个和第二多个核可以被配置来形成或成为与所述第一和第二一致性群组不同的一致性群组的一部分。 |
申请公布号 |
CN101999115A |
申请公布日期 |
2011.03.30 |
申请号 |
CN200980112853.1 |
申请日期 |
2009.02.16 |
申请人 |
飞思卡尔半导体公司 |
发明人 |
P·H·佩利三世;G·P·霍克斯特拉;L·F·C·帕梭 |
分类号 |
G06F9/46(2006.01)I;G06F12/00(2006.01)I;G06F11/00(2006.01)I |
主分类号 |
G06F9/46(2006.01)I |
代理机构 |
中国国际贸易促进委员会专利商标事务所 11038 |
代理人 |
刘倜 |
主权项 |
一种用于操作集成电路内的信息系统的方法,所述方法包括:由所述集成电路的多处理器核电路的第一处理器核产生第一信息分组,其中所述信息的第一分组针对存储器;以及将所述第一信息分组从所述第一处理器核传播到所述存储器,其中所述传播包括经由所述多处理器核电路的第二处理器核传播所述第一分组,其中所述经由第二处理器核传播所述第一分组包括由所述第二处理器核接收所述第一分组以及由所述第二处理器核发送所述第一分组。 |
地址 |
美国得克萨斯 |