发明名称 PC104 plus接口多通道高速同步数据采集系统
摘要 一种采用PC104plus接口的多通道高速同步数据采集系统,由ADC模块、DAC模块、FPGA器件、PC104plus接口芯片和内存模块组成。多路模拟信号由ADC模块转化成数字信号,经预处理模块和内嵌算法模块,存入存储器模块中,PC104plus主机使用DMA方式读取这些数据,然后处理;另外,PC104plus主机还可使用DMA方式将预置数据存入内存模块中,经过DDS控制模块控制DAC的输出。由于应用领域不同,对内存模块实现了SRAM和SDRAM兼容处理,以适合对内存模块速度和存储空间的不同要求。本发明具有可靠性高,体积小,实时性好,较好的性价比,系统整体功耗小,兼容性强的特点,可以在多种领域得到应用。
申请公布号 CN201773402U 申请公布日期 2011.03.23
申请号 CN201020253056.5 申请日期 2010.07.09
申请人 北京奥力劲科技有限责任公司 发明人 张光宇
分类号 G06F17/40(2006.01)I;G06F13/38(2006.01)I 主分类号 G06F17/40(2006.01)I
代理机构 代理人
主权项 一种采用PC104plus接口的多通道高速同步数据采集系统,其特征为:由ADC模块、DAC模块、FPGA器件、PC104plus接口芯片和内存模块组成;当外部触发有效时,多路模拟输入信号通过50欧SMA接口同时接入,经前置电路和ADC模块转化成数字信号,该数字信号经FPGA中预处理模块和内嵌算法模块处理的结果,在FPGA中的存储器管理模块控制下,存入内存模块中,PC104plus主机通过PC104plus总线连接到PC104plus接口芯片,使用DMA方式读取所述内存模块中数据,然后根据不同应用进行处理;另外一方面,PC104plus主机还可以通过PC104plus总线连接PC104plus接口芯片,使用DMA方式将预置数据存入所述内存模块中,经过FPGA中的DDS控制模块控制DAC的输出,DAC的输出信号经前置电路通过50欧SMA接口输出。
地址 100080 北京市海淀区海淀南路15号商业楼永正酒店801室