发明名称 位移暂存器及液晶显示装置
摘要
申请公布号 申请公布日期 2011.03.21
申请号 TW095149690 申请日期 2006.12.29
申请人 奇美电子股份有限公司 发明人 杨文辉;陈思孝
分类号 G09G3/18 主分类号 G09G3/18
代理机构 代理人
主权项 一种位移暂存器,其包括:复数位移暂存单元,每一位移暂存单元均接收来自收外部电路之二时钟讯号,二相邻位移暂存单元所接收之二时钟讯号相反,且前一位移暂存单元之输出讯号为后一位移暂存单元之输入讯号,每一位移暂存单元均包括:一讯号输出电路,其接收来自外部电路之第一时钟讯号,其包括:一第一电晶体,其输出该第一时钟讯号;及一第二电晶体,其输出一截止讯号;一讯号输入电路,其接收前一位移暂存单元之输出讯号及来自外部电路与该第一时钟讯号相反之第二时钟讯号,并向该讯号输出电路之第一电晶体输出控制讯号,其包括:一第三电晶体,其始终处于导通状态,且向该讯号输入电路之输出端放电,并保持其输出讯号于一时钟周期内不变;及一逻辑转换电路,其接收该讯号输入电路之输出讯号,并输出一控制讯号,控制该第二电晶体之导通与截止;其中,该讯号输入电路输入导通讯号时,该导通讯号导通该第一电晶体及该逻辑转换电路,使该第一时钟讯号经由该第一电晶体输出,同时该逻辑转换电路输出一截止讯号,使该第二电晶体截止;反之,该讯号输入电路输入截止讯号时,使该第一电晶体截止,该逻辑转换电路自动输出一导通讯号,使该第二电晶体导通,进而输出一截止讯号。如申请专利范围第1项所述之位移暂存器,其中,该位移暂存单元系由复数电晶体构成。如申请专利范围第2项所述之位移暂存器,其中,该电晶体为PMOS型电晶体。如申请专利范围第2项所述之位移暂存器,其中,该讯号输入电路进一步包括一第四电晶体及一第五电晶体,该第五电晶体之汲极接收来自外部电路之低电位讯号,其闸极与该第四电晶体之源极均接收前一位移暂存单元之输出讯号,其源极与该第四电晶体之汲极相连,该第四电晶体之闸极接收该第二时钟输入讯号,该第三电晶体之闸极接收低电位讯号,其汲极连接至该第五电晶体之源极,自其源极输出该讯号输入电路之输出讯号。如申请专利范围第4项所述之位移暂存器,其中,该逻辑转换电路包括一第六电晶体、一第七电晶体、一第八电晶体及一第九电晶体,该第六电晶体之汲极接收外部电路之低电位讯号,其闸极连接至汲极,其源极连接至该第七电晶体之汲极;该第七电晶体之源极接收外部电路之高电位讯号,其闸极连接至该第九电晶体之闸极,该第八电晶体之汲极接收外部电路之低电位讯号,其闸极连接至该第六电晶体之源极,其源极连接至该第九电晶体之汲极;该第九电晶体之闸极接收该讯号输入电路之输出讯号,其汲极接收外部电路之高电位讯号。如申请专利范围第2项所述之位移暂存器,其中,该位移暂存单元进一步包括一测试讯号输入电路。如申请专利范围第6项所述之位移暂存器,其中,该测试讯号输入电路包括一第十电晶体,该第十电晶体之闸极及源极接收来自外部电路之测试讯号,其汲极向该逻辑转换电路及该讯号输出电路输出讯号。如申请专利范围第2项所述之位移暂存器,其中,该讯号输出电路进一步包括一第十一电晶体及一第十二电晶体,该第一电晶体及该第十一电晶体之汲极接收该第一时钟讯号,其闸极接收该讯号输入电路之输入讯号,其汲极分别输出讯号;该第二电晶体及该第十二电晶体之闸极接收该逻辑转换电路之控制讯号,其源极接收外部电路之高电位讯号,其汲极分别连极至该第一电晶体及该第十一电晶体之汲极。一种液晶显示装置,其包括:一液晶面板;一资料驱动电路,其包括一位移暂存器;及一扫描驱动电路,其包括一位移暂存器;每一位移暂存器包括:复数位移暂存单元,每一位移暂存单元均接收来自收外部电路之二时钟讯号,二相邻位移暂存单元所接收之二时钟讯号相反,且前一位移暂存单元之输出讯号为后一位移暂存单元之输入讯号,每一位移暂存单元均包括:一讯号输出电路,其接收来自外部电路之第一时钟讯号,其包括:一第一电晶体,其输出该第一时钟讯号;及一第二电晶体,其输出一截止讯号;一讯号输入电路,其接收前一位移暂存单元之输出讯号及来自外部电路与该第一时钟讯号相反之第二时钟讯号,并向该讯号输出电路之第一电晶体输出控制讯号,其包括:一第三电晶体,其始终处于导通状态,且向该讯号输入电路之输出端放电,并保持其输出讯号于一时钟周期内不变;及一逻辑转换电路,其接收该讯号输入电路之输出讯号,并输出一控制讯号,控制该第二电晶体之导通与截止;其中,该讯号输入电路输入导通讯号时,该导通讯号导通该第一电晶体及该逻辑转换电路,使该第一时钟讯号经由该第一电晶体输出,同时该逻辑转换电路输出一截止讯号,使该第二电晶体截止;反之,该讯号输入电路输入截止讯号时,使该第一电晶体截止,该逻辑转换电路自动输出一导通讯号,使该第二电晶体导通,进而输出一截止讯号。如申请专利范围第9项所述之液晶显示装置,其中,该位移暂存单元系由复数电晶体构成。如申请专利范围第10项所述之液晶显示装置,其中,该电晶体为PMOS型电晶体。如申请专利范围第10项所述之液晶显示装置,其中,该讯号输入电路进一步包括一第四电晶体及一第五电晶体,该第五电晶体之汲极接收来自外部电路之低电位讯号,其闸极与该第四电晶体之源极均接收前一位移暂存单元之输出讯号,其源极与该第四电晶体之汲极相连,该第四电晶体之闸极接收该第二时钟输入讯号,该第三电晶体之闸极接收低电位讯号,其汲极连接至该第五电晶体之源极,自其源极输出该讯号输入电路之输出讯号。如申请专利范围第12项所述之液晶显示装置,其中,该逻辑转换电路包括一第六电晶体、一第七电晶体、一第八电晶体及一第九电晶体,该第六电晶体之汲极接收外部电路之低电位讯号,其闸极连接至汲极,其源极连接至该第七电晶体之汲极;该第七电晶体之源极接收外部电路之高电位讯号,其闸极连接至该第九电晶体之闸极,该第八电晶体之汲极接收外部电路之低电位讯号,其闸极连接至该第六电晶体之源极,其源极连接至该第九电晶体之汲极;该第九电晶体之闸极接收该讯号输入电路之输出讯号,其汲极接收外部电路之高电位讯号。如申请专利范围第10项所述之液晶显示装置,其中,该位移暂存单元进一步包括一测试讯号输入电路。如申请专利范围第14项所述之液晶显示装置,其中,该测试讯号输入电路包括一第十电晶体,该第十电晶体之闸极及源极接收来自外部电路之测试讯号,其汲极向该逻辑转换电路及该讯号输出电路输出讯号。如申请专利范围第10项所述之液晶显示装置,其中,该讯号输出电路进一步包括一第十一电晶体及一第十二电晶体,该第一电晶体及该第十一电晶体之汲极接收该第一时钟讯号,其闸极接收该讯号输入电路之输入讯号,其汲极分别输出讯号;该第二电晶体及该第十二电晶体之闸极接收该逻辑转换电路之控制讯号,其源极接收来自外部电路之高电位讯号,其汲极分别连极至该第一电晶体及该第十一电晶体之汲极。
地址 苗栗县竹南镇新竹科学园区科学路160号