发明名称 用于可编程逻辑器件的专门处理块
摘要 一种用于可编程逻辑器件的专门处理块,包括用于执行乘法并对其求和的电路,以及对该结果进行舍入的电路。该舍入电路可以选择性地执行舍入到最接近和舍入到最接近偶数操作。另外,优选地,舍入发生的位位置是可选择的。优选地该专门处理块还包括饱和电路以防止溢出和下溢,并且优选地饱和发生的位位置也是可选择的。舍入和饱和位置的选择能力提供了对输出数据字宽度的控制。根据定时需要,舍入和饱和电路可以可选择地定位于不同的位置。类似地,使用并行计算舍入和非舍入结果的预测性模式以及在那些结果间选择的舍入逻辑,可以加速舍入。
申请公布号 CN101042583B 申请公布日期 2011.03.02
申请号 CN200710087956.X 申请日期 2007.02.08
申请人 阿尔特拉公司 发明人 K·Y·M·李;M·朗哈默;林以雯;T·M·恩格界
分类号 G06F7/57(2006.01)I 主分类号 G06F7/57(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 赵蓉民
主权项 一种用于可编程逻辑器件的专门处理块,所述专门处理块包括:用于提供输入的积及所述积的和,从而输出结果的运算电路;以及舍入电路,其提供以下两者:将所述结果舍入为最接近的整数的第一可选择的选项,以及将所述结果舍入为最接近的偶整数的第二可选择的选项。
地址 美国加利福尼亚