发明名称 三值光计算机的无进位加法器
摘要 本发明公开了一种三值光计算机的无进位加法器,它包括依次串行连接的第一、第二、第三逻辑运算部件、ARM开发板,各逻辑运算部件分别由液晶、偏振片、感光阵列组成,第一逻辑运算部件用于T运算和W运算;第二逻辑运算部件用于T’运算和W’运算;第三逻辑运算部件用于T运算,实现一次性无需进位的三值光计算机加法;ARM开发板,用于将输入操作数和感光阵列输出线的信号生成液晶控制信号,将生成的液晶控制信号送给液晶。该无进位加法器可进行成百上千位的操作数的运算,对多数据位的运算只需换多液晶点数目的液晶屏即可;该加法器一次完成加法运算,所用时间相当于以往加法器完成加法运算所用时间的三分之一,提高光计算机运行速度。
申请公布号 CN101980145A 申请公布日期 2011.02.23
申请号 CN201010518342.4 申请日期 2010.10.25
申请人 上海大学 发明人 彭俊杰;刘艳萍;金翊;贺辉
分类号 G06F7/50(2006.01)I 主分类号 G06F7/50(2006.01)I
代理机构 上海上大专利事务所(普通合伙) 31205 代理人 陆聪明
主权项 一种三值光计算机的无进位加法器,其特征在于,该加法器位于三值光计算机的编码器和解码器之间,它包括依次串行连接的第一逻辑运算部件、第二逻辑运算部件、第三逻辑运算部件、ARM开发板,第一逻辑运算部件由第一液晶、第一前、后偏振片、第一感光阵列组成,用于同时完成输入光路参与的T运算和W运算;第二逻辑运算部件由第二液晶、第二前、后偏振片、第二感光阵列组成,用于上同时完成输入光路参与的T’运算和W’运算;第三逻辑运算部件由第三液晶、第三前、后偏振片、第三感光阵列组成,用于完成输入光路参与的T运算,实现一次性无需进位的三值光计算机加法;ARM开发板,用于将输入操作数和感光阵列输出线的信号生成液晶控制信号,将生成的液晶控制信号送给液晶,上述第一、第二、第三前、后偏振片分别贴在上述第一、第二、第三液晶的前后两侧面,上述第一、第二、第三感光阵列分别贴在上述第一、第二、第三后偏振片上,将第一、第二、第三液晶的控制信号线和第一、第二、第三的感光阵列输出线分别与ARM开发板相连接。
地址 200444 上海市宝山区上大路99号