发明名称 用于中继器的干涉信号抑制回路、程序及中继器
摘要 提供一种提高了干涉信号的抑制量的干涉信号抑制回路,其具有:将接收信号转换为数字信号的A/D转换器;在数字信号上附加预定延迟量的延迟量附加装置;进行A/D转换器的输出信号和延迟量附加装置的输出信号间的相关演算,来检测干涉信号成分的至少一个干涉信号检测装置;由各干涉信号检测装置中检测出的干涉信号成分生成与干涉信号相同延迟、相同振幅且逆相位的抑制信号的至少一个抑制信号生成装置;合成抑制信号的抑制信号合成装置;将合成的抑制信号和接收信号进行合成的信号合成装置。提高发送信号环绕接收天线而产生的干涉信号的抑制量。另外还提供一种中继器,其具有当产生了新干涉信号时,分配干涉信号抑制回路的监视控制回路。
申请公布号 CN101075839B 申请公布日期 2011.02.02
申请号 CN200710107147.0 申请日期 2004.07.13
申请人 KDDI株式会社 发明人 前山利幸;井上隆;米泽健也
分类号 H04B7/155(2006.01)I;H04B7/26(2006.01)I 主分类号 H04B7/155(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 雒运朴;徐谦
主权项 一种中继器,其特征在于,具有:抑制由于发送信号反射到附近的建筑物上而环绕接收天线产生的干涉信号的至少一个干涉信号抑制回路;监视新的干涉信号的产生,在该新的干涉信号产生的时候,检测出该新干涉信号的传播延迟时间,并分配上述干涉信号抑制回路的监视控制回路;将从接收天线接收的信号转换成数字信号的A/D转换器;在从该A/D转换器输出的信号上附加预定延迟量的延迟量附加装置;将从该延迟量附加装置输出的信号转换成模拟信号的D/A转换器;和将从该D/A转换器输出的信号作为发送信号来输出的发送装置,上述干涉信号抑制回路具有:设定相当于单位时间的整数倍的延迟时间的延迟时间设定装置,所述单位时间为上述A/D转换器的采样频率的倒数;在该被设定的延迟时间内,进行A/D转换器的输出信号和该延迟量附加装置的输出信号间的相关演算,来检测出干涉信号的至少一个干涉信号检测装置;由在该干涉信号检测装置中被检测出的干涉信号生成与该干涉信号具有相同振幅、相同延迟且逆相位的抑制信号的至少一个抑制信号生成装置;将在该抑制信号生成装置中生成的抑制信号进行合成的抑制信号合成装置;和将在该抑制信号合成装置中生成的信号和从上述A/D转换器输出的信号进行合成的信号合成装置,上述监视控制回路,在每隔相当于单位时间的整数倍的延迟时间,所述单位时间为上述A/D转换器的采样频率的倒数,边扫描需要监视的延迟时间范围,边进行上述A/D转换器的输出信号和上述延迟量附加装置的输出信号间的相关演算,来检测出干涉信号,将检测出的每个干涉信号的延迟时间分配到各干涉信号抑制回路的延迟时间设定装置中,上述监视控制回路,具有:记忆分配到上述干涉信号抑制回路的干涉信号强度的信号强度记忆装置;和信号强度比较装置,其在将产生的干涉信号分配到上述所有的干涉信号抑制回路中时,检测出新的干涉信号,将该新检测出的干涉信号强度与上述分配的信号强度记忆装置中所记忆的信号强度中强度最小的进行比较,另外,当上述新检测出的干涉信号强度比上述强度最小的干涉信号强度大时,在该强度最小的干涉信号被分配的上述干涉信号抑制回路上分配该新检测出的干涉信号。
地址 日本东京都