发明名称 |
一种基于数字信号处理器的高速恒定虚警率检测器 |
摘要 |
一种基于数字信号处理器的高速恒定虚警率检测器,该检测器由滑窗模块、检测门限计算模块与信号检测模块组成,它们的连接关系是:被检测信号首先进入滑窗模块,筛选出检测单元、保护单元与参考单元,经由检测门限计算模块计算出所需的检测门限,最后由信号检测模块判定检测单元中是否存在目标。该检测器以经典的CA-CFAR为理论基础,在完成数据检测的过程中可以提供恒定的虚警概率,实现数据的恒虚警检测;该装置采用可编程器件DSP为数字信号处理核心器件,具有很强的灵活性和适应性;并具有超高的检测速度,可以满足现今几乎所有雷达的CFAR检测;它在雷达检测技术领域里具有实用价值和广阔的应用前景。 |
申请公布号 |
CN201732161U |
申请公布日期 |
2011.02.02 |
申请号 |
CN201020188532.X |
申请日期 |
2010.05.05 |
申请人 |
北京航空航天大学 |
发明人 |
王俊;姚旺;张玉玺;蒋海;张磊 |
分类号 |
G01S7/40(2006.01)I |
主分类号 |
G01S7/40(2006.01)I |
代理机构 |
北京慧泉知识产权代理有限公司 11232 |
代理人 |
王顺荣 |
主权项 |
一种基于数字信号处理器的高速恒定虚警率检测器,其特征在于,它是由滑窗模块、检测门限计算模块与信号检测模块组成,它们之间的位置连接关系、信号走向是:被检测信号首先进入滑窗模块,经由滑窗模块筛选出检测单元、保护单元与参考单元,然后经由检测门限计算模块计算出所需的检测门限,最后由信号检测模块判定检测单元中是否存在目标;所述滑窗模块是由DSP内部的取址单元和移位寄存器构成;所述检测门限计算模块是由DSP内部的加法器与乘法器构成;所述信号检测模块是由一个比较器与数据记录单元构成。 |
地址 |
100191 北京市海淀区学院路37号北航电子信息工程学院 |