发明名称 输出电路以及使用了该输出电路的显示装置
摘要 本发明提供一种输出电路以及使用了该输出电路的显示装置,不需要增大电路规模,即可实现高通过速率和低功耗。在高通过速率输出电路中,由NMOS(93-1)和PMOS(93-2)检测IN与OUT之间的电位差,使输出级(80)的PMOS(81)和NMOS(82)深度饱和导通,并且只在输出变化时补充差动输入级(50)的电流,由此可在不增加静态消耗电流的情况下实现通过速率的高速化。另外,由于只在对与OUT连接的负载充放电时增加差动电流,所以可适应范围宽的负载。对输出级(80)的贯通电流的对策,尽管是应对高通过速率,但也可以减小充放电时的输出级(80)的贯通电流,并且可减少过冲、下冲,以及实现短的建立时间。
申请公布号 CN101013562B 申请公布日期 2011.02.02
申请号 CN200610168087.9 申请日期 2006.12.18
申请人 冲电气工业株式会社 发明人 佐藤诚则
分类号 G09G3/36(2006.01)I;G09G3/20(2006.01)I;G02F1/133(2006.01)I;H03F3/45(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 雒运朴;徐谦
主权项 一种用于显示装置的输出电路,其特征在于,包括:第1导电型的第1差动输入级,具有:连接在流过恒定电流的第1电流源与第3节点之间,由输入端子的电位控制其导通状态的第1晶体管;和连接在上述第1电流源与第4节点之间,由输出端子的电位控制其导通状态的第2晶体管;与上述第1导电型不同的第2导电型的第2差动输入级,具有:连接在第1节点与流过恒定电流的第2电流源之间,由输入端子的电位控制其导通状态的第3晶体管;和连接在第2节点与上述第2电流源之间,由输出端子的电位控制其导通状态的第4晶体管;电流镜部,使第1电流源的电流流过上述第2节点和上述第4节点,使与上述第1电流源的电流对应的第2电流源的电流流过上述第1节点和上述第3节点;推挽型的输出级,具有由上述第1节点的电位驱动的第1输出晶体管;和经由上述输出端子与上述第1输出晶体管串联连接,由上述第3节点的电位驱动的第2输出晶体管;第1辅助电流源部,具有流过恒定电流的第3电流源和与上述第3电流源串联连接的第5晶体管,并与上述第1电流源并联连接;第2辅助电流源部,具有流过恒定电流的第4电流源和与上述第4电流源串联连接的第6晶体管,并与上述第2电流源并联连接;输出级辅助部,具有连接在上述第1节点与上述输出端子之间的第7晶体管、和连接在上述第3节点与上述输出端子之间的第8晶体管;以及控制部,检测上述输入端子与上述输出端子之间的电位差,根据其检测结果,分别控制上述第5晶体管和上述第7晶体管、以及上述第6晶体管和上述第8晶体管的导通状态。
地址 日本东京都