发明名称 多层之电感器阵列
摘要 本发明揭示一种多层电感器阵列,其减小包含在多层结构中的多数电感器之DC电阻值以及电感值之变动。在这种多层电感器阵列中,于其多层结构的内部,四个具有相等绕组匝数的螺旋电感器从多层结构的左末端表面至右末端表面排成一线。在螺旋电感器排成一线的方向上,位于多层结构中心部份的电感器螺旋部份之长度较长于位于多层结构两末端的电感器螺旋部份之长度。
申请公布号 TW473748 申请公布日期 2002.01.21
申请号 TW089119726 申请日期 2000.09.25
申请人 村田制作所股份有限公司 发明人 竹内 宏幸;大岩 直应;西井 基
分类号 H01F17/00 主分类号 H01F17/00
代理机构 代理人 林镒珠 台北市长安东路二段一一二号九楼
主权项 1.一种多层电感器阵列,包含:一个多层结构,其藉由堆叠复数个磁性层以及复数个线圈导体所形成;至少三个螺旋电感器,其藉由电气地连接对齐于多层结构内部之线圈导体所形成;外部电极,设置于多层结构的表面上,以便电气地连接到复数个螺旋电感器的引线末端部份;其中复数个螺旋电感器具有相等数目的绕组匝数,并且将位于多层结构两末端的电感器螺旋部份之长度设为比于螺旋电感器之方向上所余电感螺旋部份的长度为短。图式简单说明:图1为根据本发明第一实施例的多层电感器阵列之分解立体图;图2为图1所示的多层电感器阵列外观之立体图;图3为在图2所示的多层电感器阵列中由直线III-III所剖开的剖面图;图4为根据本发明第二实施例的多层电感器阵列之分解立体图;图5为显示传统多层电感器阵列结构的分解立体图;图6为图5所示的多层电感器阵列外观之立体图;以及图7为在图6所示的多层电感器阵列中由直线VII-VII所剖开的剖面图。
地址 日本