发明名称 全搜索扩展可变块运动估计电路
摘要 一种数字视频处理技术领域的全搜索扩展可变块运动估计电路,包括:四个缓存阵列、一个PE阵列,第一缓存阵列的输出端口与PE阵列的第一数据输入端相连接并传输搜索区域数据信息,第二缓存阵列的输出端口与PE阵列的第二数据输入端相连接并传输搜索区域数据信息,第三缓存阵列的输出端口与PE阵列的第三数据输入端相连接并传输搜索区域数据信息,第四缓存阵列的输出端口与PE阵列的第四数据输入端相连接并传输搜索区域数据信息,PE阵列的输入端接收搜索区域数据流及其控制信号、参考块数据流及其控制信号,第一至第四缓存阵列的参考数据输入端接收搜索区域数据流及其控制信号。本发明实现用64×4的运动估计PE阵列来完成64×64大小宏块的扩展可变块运动估计。
申请公布号 CN101945289A 申请公布日期 2011.01.12
申请号 CN201010516852.8 申请日期 2010.10.22
申请人 上海交通大学 发明人 陈伟伟;何卫锋;毛志刚
分类号 H04N7/26(2006.01)I 主分类号 H04N7/26(2006.01)I
代理机构 上海交达专利事务所 31201 代理人 王锡麟;王桂忠
主权项 一种全搜索扩展可变块运动估计电路,其特征在于,包括:四个缓存阵列、一个PE阵列,其中:第一缓存阵列的数据双向输入输出端口分别与PE阵列的第一数据输入输出端、第三缓存阵列的上侧三行数据输入输出端、第四缓存阵列的上侧三行数据输入输出端相连接并传输搜索区域数据信息,第二缓存阵列的数据双向输入输出端口分别与PE阵列的第二数据输入输出端、第三缓存阵列的下侧三行数据输入输出端、第四缓存阵列的下侧三行数据输入输出端相连接并传输搜索区域数据信息,第三缓存阵列的数据双向输入输出端口与PE阵列的第三数据输入输出端、第一缓存阵列的左侧数据输入输出端、第二缓存阵列的左侧数据输入输出端相连接并传输搜索区域数据信息,第四缓存阵列的数据双向输入输出端口与PE阵列的第四数据输入输出端、第一缓存阵列的右侧数据输入输出端、第二缓存阵列的右侧数据输入输出端连接并传输搜索区域数据信息,PE阵列的数据输入端接收搜索区域数据流及其控制信号、参考块数据流及其控制信号,第一至第四缓存阵列的数据输入端接收搜索区域数据流及其控制信号。
地址 200240 上海市闵行区东川路800号