发明名称 一种低回踢噪声的CMOS钟控比较器
摘要 本发明属于集成电路技术领域,具体为一种低回踢噪声的钟控比较器。该比较器包括差分输入对管,由M5、M6、M7、M8组成的锁存器,由M12、M13、M14、M15组成的复位电路,由M3、M4、M10、M11组成的回踢噪声消除电路和由M16、M17、M18、M19组成的缓冲器五个部分。比较器的工作分为比较相和复位相两个阶段:当时钟clk为低电平时,比较器工作在比较相,比较结果通过Vout+与Vout-输出,节点电压VX、VY被抬升至VDD;当clk变为高电平时,比较器进入复位相,VX、VY被下拉至GND,VP、VQ与VX、VY被隔离开来,同时避免了回踢噪声的产生。本发明电路结构简单,功能可靠,具有良好的应用前景。
申请公布号 CN101944895A 申请公布日期 2011.01.12
申请号 CN201010280385.3 申请日期 2010.09.14
申请人 复旦大学 发明人 张辉;秦亚杰;杨思宇;洪志良
分类号 H03K5/24(2006.01)I 主分类号 H03K5/24(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项 一种低回踢噪声的钟控比较器,其特征在于包括:由第一、第二晶体管(M1、M2)构成的差分输入对管,由第五、第六、第七和第八晶体管(M5、M6、M7、M8)组成的锁存器,由第十二、第十三、第十四和第十五晶体管(M12、M13、M14、M15)组成的复位电路,由第三、第四、第十和第十一晶体管(M3、M4、M10、M11)组成的回踢噪声消除电路和由第十六、第十七、第十八和第十九晶体管(M16、M17、M18、M19)组成的缓冲器五个部分;其中,所述差分输入对管用于将输入的差分电压信号转换为电流信号并送入所述锁存器;所述锁存器根据电流的大小得出比较结果并通过所述缓冲器输出;所述复位电路用于对电路进行复位,以便于进行下一次比较;回踢噪声消除电路用于消除比较器的回踢噪声;                                                       该钟控比较器的工作分为比较相和复位相两个阶段,其中:输入信号通过所述差分输入对管的栅极输入,在比较相,差分输入对管将输入的电压信号转换为电流信号进入所述的锁存器;所述锁存器通过正反馈对输入信号放大至满幅,并通过所述的缓冲器输出比较结果;在复位相,所述的复位电路将节点电压VX、VY、VR、VS拉至GND,从而使比较器输出电压Vout+、Vout‑被复位至高电平VDD。
地址 200433 上海市杨浦区邯郸路220号