发明名称 视频压缩帧内预测16×16模式硬件并行实现结构
摘要 在H.264/AVC视频编码系统中,帧内16×16预测是一种重要的减少空间相关信息的模式。帧内预测16×16模式共需要计算四种模式,包括垂直预测、水平预测、DC预测、PLANE预测。帧内预测模块需要大量运算,如果串行计算,将消耗大量时钟周期。对于高清以上视频编码系统,采用大容量FPGA或ASIC方式,利用硬件并行结构实现H.264/AVC视频编码系统是克服计算瓶颈的一个很好选择。本发明采用并行体系结构完成帧内16×16预测,针对每种预测模式,采用多个Wallace阵列结构并行实现,可达到较高性能。
申请公布号 CN101938643A 申请公布日期 2011.01.05
申请号 CN200910108168.3 申请日期 2009.07.03
申请人 哈尔滨工业大学深圳研究生院 发明人 王明江;颜琥;张爱平;王超;魏志强
分类号 H04N7/26(2006.01)I;H04N7/50(2006.01)I 主分类号 H04N7/26(2006.01)I
代理机构 代理人
主权项 视频压缩帧内预测16×16模式硬件并行实现结构,其特征在于对16×16块的四种预测模式采用并行硬件结构,同时计算四种预测模式的代价值,比较并选择最小代价值。
地址 518055 广东省深圳市西丽大学城哈工大校区